← 返回列表

一种基于忆阻器的逻辑电路、输出方法及电子设备

申请号: CN202410078574.4
申请人: 山东云海国创云计算装备产业创新中心有限公司
申请日期: 2024/1/19

摘要文本

本发明公开了一种基于忆阻器的逻辑电路、输出方法及电子设备,涉及微电子器件技术领域。第一忆阻器单元内的各忆阻器的负端对称连接第一逻辑电平端和第二逻辑电平端;第一忆阻器单元内的各忆阻器的正端均连接电压源控制晶体管的第一端;第二忆阻器单元内的各忆阻器的正端对称连接第一逻辑电平端和第二逻辑电平端;第二忆阻器单元内的各忆阻器的负端均连接电压源控制晶体管的第二端;电压源控制晶体管的第三端连接非门逻辑电路。通过两个忆阻器单元实现四个逻辑功能,相比于当前的逻辑功能,在实现多个逻辑功能的基础上,减少元器件的数量,也节省主板的面积。

专利详细信息

项目 内容
专利名称 一种基于忆阻器的逻辑电路、输出方法及电子设备
专利类型 发明申请
申请号 CN202410078574.4
申请日 2024/1/19
公告号 CN117595859A
公开日 2024/2/23
IPC主分类号 H03K19/173
权利人 山东云海国创云计算装备产业创新中心有限公司
发明人 李中华; 袁欣欣; 苏康; 王长红
地址 山东省济南市中国(山东)自由贸易试验区济南片区浪潮路1036号浪潮科技园S01楼35层

专利主权项内容

1.一种基于忆阻器的逻辑电路,其特征在于,基于忆阻器的逻辑电路包括第一忆阻器单元、第二忆阻器单元、电压源控制晶体管和非门逻辑电路,所述第一忆阻器单元和所述第二忆阻器单元内的忆阻器数量为多个;所述第一忆阻器单元内的各忆阻器的负端对称连接第一逻辑电平端和第二逻辑电平端;所述第一忆阻器单元内的各所述忆阻器的正端均连接所述电压源控制晶体管的第一端;所述第二忆阻器单元内的各忆阻器的正端对称连接所述第一逻辑电平端和所述第二逻辑电平端;所述第二忆阻器单元内的各所述忆阻器的负端均连接所述电压源控制晶体管的第二端;所述电压源控制晶体管的第三端连接所述非门逻辑电路,所述电压源控制晶体管的控制端用于结合所述第一逻辑电平端输出的电平和所述第二逻辑电平端输出的电平实现多个逻辑功能,其中,所述电压源控制晶体管的第三端作为与逻辑输出端和或逻辑输出端,所述非门逻辑电路的输出端作为与非逻辑输出端和或非逻辑输出端。