首页 > 工艺制品 专利正文
显示面板驱动装置及显示装置的制作方法

时间:2022-02-15 阅读: 作者:专利查询

显示面板驱动装置及显示装置的制作方法

1.本技术涉及显示技术领域,特别涉及一种显示面板驱动装置及显示装置。


背景技术:

2.显示装置包括显示面板驱动装置和显示面板。显示面板驱动装置用于为显示面板提供数据电压和公共电压。显示面板包括多个子像素,每个子像素包括像素电极、公共电极和液晶单元。液晶单元位于像素电极和公共电极之间。显示装置工作时,显示面板驱动装置将数据电压输出至像素电极,将公共电压输出至公共电极。数据电压和公共电压之间具有电压差,如此,像素电极和公共电极之间会形成电场,从而驱动液晶旋转。液晶旋转时子像素发光。
3.相关技术中,显示面板驱动装置在驱动显示面板时需要获取图像数据,根据图像数据生成数据电压并输出至像素电极,从而使显示面板根据图像数据显示图像。
4.然而,显示装置上电时,显示面板驱动装置需要一段准备时间,在此过程中,显示面板驱动装置输出公共电压,但不输出数据电压或输出的数据电压可能异常,这会导致显示面板显示异常图像。


技术实现要素:

5.本技术提供了一种显示面板驱动装置及显示装置,可以解决显示装置上电时显示面板显示异常图像的问题。所述技术方案如下:
6.第一方面,提供了一种显示面板驱动装置,用于驱动显示面板,所述显示面板驱动装置包括:伽马芯片、源极驱动器、时序控制器和公共电压驱动器;
7.所述伽马芯片的控制端与所述时序控制器的第一输出端连接,所述伽马芯片的输出端与所述源极驱动器的输入端连接,以使所述时序控制器控制所述伽马芯片输出伽马电压至所述源极驱动器;所述源极驱动器的控制端与所述时序控制器的第二输出端连接,所述源极驱动器的输出端用于与所述显示面板连接,以使所述时序控制器控制所述源极驱动器根据所述伽马电压向所述显示面板输出数据电压;
8.所述公共电压驱动器的输出端用于与所述显示面板连接,以向所述显示面板输出公共电压;
9.所述显示面板驱动装置还包括:第一开关模块,所述第一开关模块的第一端与所述公共电压驱动器的输出端连接,所述第一开关模块的第二端与所述源极驱动器的输入端连接,所述第一开关模块的控制端与所述时序控制器的第三输出端连接,所述时序控制器在所述显示面板驱动装置上电后的第一预设时长内控制所述伽马芯片不输出所述伽马电压,并控制所述第一开关模块导通。
10.在本技术中,显示面板驱动装置包括伽马芯片、源极驱动器、时序控制器、公共电压驱动器和第一开关模块。伽马芯片用于输出伽马电压至源极驱动器。时序控制器用于控制伽马芯片输出伽马电压,并控制源极驱动器根据伽马电压向显示面板输出数据电压。公
共电压驱动器用于向显示面板输出公共电压。第一开关模块连接于公共电压驱动器的输出端与源极驱动器的输入端之间。该显示面板驱动装置上电时,时序控制器在第一预设时长内控制伽马芯片不输出伽马电压,并控制第一开关模块导通。如此,在第一预设时长内,源极驱动器输入的电压等于公共电压驱动器输出的公共电压,从而使源极驱动器输出的数据电压等于公共电压驱动器输出的公共电压。这种情况下,数据电压与公共电压之间没有电压差,与显示面板驱动装置连接的显示面板的子像素也就不会发光,从而可以解决显示面板驱动装置上电时,即显示装置上电时显示面板显示异常图像的问题。
11.可选地,所述伽马芯片具有多个输出端,所述源极驱动器具有多个输入端,所述伽马芯片的多个输出端与所述源极驱动器的多个输入端一一连接;
12.所述第一开关模块包括多个第一开关器件,所述多个第一开关器件中的每个第一开关器件的第一端均与所述公共电压驱动器的输出端连接,所述多个第一开关器件的第二端一一与所述源极驱动器的多个输入端连接,所述多个第一开关器件中的每个第一开关器件的控制端均与所述时序控制器的第三输出端连接,所述时序控制器在所述显示面板驱动装置上电后的所述第一预设时长内控制所述多个第一开关器件导通。
13.可选地,所述伽马芯片的多个输出端包括n个第一伽马电压输出端,所述n个第一伽马电压输出端中的每个第一伽马电压输出端均用于输出所述伽马电压,所述n为大于或等于2的整数;
14.所述源极驱动器包括:n个第一开关电路;
15.所述n个第一开关电路的第一端一一与所述n个第一伽马电压输出端连接,所述n个第一开关电路中的每个第一开关电路的第二端均用于与所述显示面板连接,所述n个第一开关电路中的每个第一开关电路的控制端均与所述时序控制器的第二输出端连接,以使所述时序控制器控制所述n个第一开关电路中的每个第一开关电路的导通与关断。
16.可选地,所述n个第一开关电路中的每个第一开关电路均包括m个串联的晶体管,所述m为大于或等于2的整数;
17.所述时序控制器的第二输出端包括2m个第一端子,且所述2m个第一端子中的每个第一端子均单独输出电平信号;所述n个第一开关电路中的每个第一开关电路中的每个晶体管的控制极均与一个所述第一端子连接,且任意一个所述第一开关电路中晶体管的控制极所连接的所有第一端子与其他所述第一开关电路中的晶体管的控制极所连接的所有第一端子中至少存在一个第一端子不同,以使所述时序控制器单独控制所述n个第一开关电路中的每个第一开关电路的导通与关断。
18.可选地,所述伽马芯片的多个输出端还包括n个第二伽马电压输出端,所述n个第二伽马电压输出端中的每个第二伽马电压输出端均用于输出所述伽马电压,且所述n个第二伽马电压输出端中的每个第二伽马电压输出端所输出的所述伽马电压均小于所述n个第一伽马电压输出端中的任意一个第一伽马电压输出端所输出的所述伽马电压;
19.所述源极驱动器包括:n个第二开关电路;
20.所述n个第二开关电路的第一端一一与所述n个第二伽马电压输出端连接,所述n个第二开关电路中的每个第二开关电路的第二端均用于与所述显示面板连接,所述n个第二开关电路中的每个第二开关电路的控制端均与所述时序控制器的第二输出端连接,以使所述时序控制器控制所述n个第二开关电路中的每个第二开关电路的导通与关断。
21.可选地,所述显示面板驱动装置还包括:栅极驱动器;
22.所述栅极驱动器的控制端与所述时序控制器的第四输出端连接,所述栅极驱动器的输出端用于与所述显示面板连接,以使所述时序控制器每间隔第二预设时长控制所述栅极驱动器向所述显示面板输出一个扫描信号;
23.所述栅极驱动器向所述显示面板输出所述扫描信号时,所述时序控制器控制所述源极驱动器根据所述伽马电压向所述显示面板输出数据电压。
24.可选地,所述第一预设时长是所述第二预设时长的整数倍。
25.可选地,还包括:第二开关模块;
26.所述第二开关模块的第一端与所述公共电压驱动器的输出端连接,所述第二开关模块的第二端与所述源极驱动器的输出端连接,所述第二开关模块的控制端与所述时序控制器的第三输出端连接,所述时序控制器在所述显示面板驱动装置上电后的所述第一预设时长内控制所述第二开关模块导通。
27.可选地,所述源极驱动器具有多个输出端;
28.所述第二开关模块包括多个第二开关器件,所述多个第二开关器件中的每个第二开关器件的第一端均与所述公共电压驱动器的输出端连接,所述多个第二开关器件的第二端一一与所述源极驱动器的多个输出端连接,所述多个第二开关器件中的每个第二开关器件的控制端均与所述时序控制器的第三输出端连接,所述时序控制器在所述显示面板驱动装置上电后的所述第一预设时长内控制所述多个第二开关器件导通。
29.第二方面,提供了一种显示装置,包括显示面板和如第一方面任意一项所述的显示面板驱动装置;
30.所述显示面板包括多个像素电极、多个液晶单元和公共电极,所述多个液晶单元一一位于所述多个像素电极与所述公共电极之间;所述多个像素电极中的每个像素电极均与所述源极驱动器的输出端,以输入所述数据电压,所述公共电极与所述公共电压驱动器的输出端连接,以输入所述公共电压。
31.可以理解的是,上述第二方面的有益效果可以参见上述第一方面中的相关描述,在此不再赘述。
附图说明
32.为了更清楚地说明本技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
33.图1是本技术实施例一提供的第一种显示面板驱动装置的结构示意图;
34.图2是本技术实施例一提供的第二种显示面板驱动装置的结构示意图;
35.图3是本技术实施例一提供的第三种显示面板驱动装置的结构示意图;
36.图4是本技术实施例二提供的第一种源极驱动器的电路结构图;
37.图5是本技术实施例二提供的第二种源极驱动器的电路结构图;
38.图6是本技术实施例二提供的第三种源极驱动器的电路结构图;
39.图7是本技术实施例二提供的第四种源极驱动器的电路结构图;
40.图8是本技术实施例三提供的显示面板驱动装置的结构示意图;
41.图9是本技术实施例四提供的显示面板驱动装置的结构示意图;
42.图10是本技术实施例提供的显示装置的结构示意图。
43.其中,各附图标号所代表的含义分别为:
44.10、显示面板驱动装置;
45.110、伽马芯片;
46.112、第三开关器件;
47.120、源极驱动器;
48.122、第一开关电路;
49.124、第二开关电路;
50.130、时序控制器;
51.1302、第一端子;
52.1304、第二端子;
53.140、公共电压驱动器;
54.150、第一开关模块;
55.160、栅极驱动器;
56.170、第二开关模块;
57.20、显示面板;
58.30、显示装置。
具体实施方式
59.为使本技术的目的、技术方案和优点更加清楚,下面将结合附图对本技术实施方式作进一步地详细描述。
60.应当理解的是,本技术提及的“多个”是指两个或两个以上。在本技术的描述中,除非另有说明,“/”表示或的意思,比如,a/b可以表示a或b;本文中的“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,比如,a和/或b,可以表示:单独存在a,同时存在a和b,单独存在b这三种情况。另外,为了便于清楚描述本技术的技术方案,采用了“第一”、“第二”等字样对功能和作用基本相同的相同项或相似项进行区分。本领域技术人员可以理解“第一”、“第二”等字样并不对数量和执行次序进行限定,并且“第一”、“第二”等字样也并不限定一定不同。
61.下面对本技术实施例提供的显示面板驱动装置10的具体实现方式进行详细地解释说明。
62.实施例一:
63.图1是本技术实施例一提供的显示面板驱动装置10的结构示意图。请参见图1所示,显示面板驱动装置10用于驱动显示面板20。显示面板驱动装置10包括伽马芯片110、源极驱动器120、时序控制器130、公共电压驱动器140和第一开关模块150。
64.伽马芯片110用于输出伽马电压。显示面板驱动装置10工作时,可以获取待显示图像的图像数据,待显示图像的图像数据包括显示面板20中每个子像素的目标灰阶值。显示面板驱动装置10根据每个子像素的目标灰阶值和伽马电压,输出目标灰阶值对应的数据电
压至子像素的像素电极,从而使显示面板20可以根据待显示图像的图像数据显示图像。在此过程中,显示面板驱动装置10输出数据电压所需要的伽马电压由伽马芯片110生成。一般地,伽马芯片110具有输出端a,伽马芯片110的输出端a用于输出伽马电压。伽马芯片110还具有控制端x,伽马芯片110的控制端x与时序控制器130的第一输出端y连接,从而使时序控制器130可以控制伽马芯片110的工作与否,即时序控制器130控制伽马芯片110是否输出伽马电压。
65.源极驱动器120具有输入端b、输出端e和控制端c。源极驱动器120的输入端b和伽马芯片110的输出端a连接,从而使伽马芯片110的输出端a所输出的伽马电压可以输入至源极驱动器120。源极驱动器120的控制端c与时序控制器130的第二输出端d连接,从而使时序控制器130可以控制源极驱动器120工作。源极驱动器120工作时,根据伽马电压生成数据电压。源极驱动器120的输出端e用于与显示面板20连接,从而使源极驱动器120生成数据电压后,数据电压可以从源极驱动器120的输出端e输出至显示面板20。一般地,如上所述,显示面板驱动装置10工作时,需要获取待显示图像的图像数据。待显示图像的图像数据可以由时序控制器130获取。时序控制器130获取图像数据后,根据图像数据控制源极驱动器120工作,从而使源极驱动器120根据伽马电压向显示面板20输出数据电压。
66.公共电压驱动器140用于输出公共电压。公共电压一般是一个恒定的直流电压,如3v或0v等。公共电压用于与数据电压之间形成电压差。公共电压驱动器140具有输出端f。公共电压驱动器140的输出端f用于与显示面板20连接,从而使公共电压驱动器140生成的公共电压可以输出至显示面板20。
67.第一开关模块150具有第一端g、第二端h和控制端i。第一开关模块150的控制端i用于控制第一开关模块150的第一端g和第二端h之间的导通与关断。当第一开关模块150的第一端g和第二端h之间导通时,第一开关模块150导通;当第一开关模块150的第一端g和第二端h之间关断时,第一开关模块150关断。第一开关模块150的第一端g与公共电压驱动器140的输出端f连接,第一开关模块150的第二端h与源极驱动器120的输入端b连接。如此,当第一开关模块150导通时,公共电压驱动器140的输出端f与源极驱动器120的输入端b之间连通,此时源极驱动器120的输入端b输入的电压等于公共电压驱动器140的输出端f输出的电压,从而使源极驱动器120的输出端e输出的数据电压等于公共电压驱动器140输出的公共电压。而当第一开关模块150关断时,公共电压驱动器140的输出端f输出的公共电压和源极驱动器120的输入端b输入的伽马电压互不影响。时序控制器130还具有第三输出端j。第一开关模块150的控制端i与时序控制器130的第三输出端j连接,从而使时序控制器130可以控制第一开关模块150的导通与关断。在本技术实施例中,显示面板驱动装置10上电后,时序控制器130在第一预设时长内控制第一开关模块150导通。第一预设时长是一个预设的时间长度。一般地,第一预设时长可以等于或略大于显示面板驱动装置10上电时的准备时长。
68.具体来说,显示面板驱动装置10工作时,时序控制器130控制伽马芯片110输出伽马电压至源极驱动器120。时序控制器130用于获取待显示图像的图像数据,待显示图像的图像数据包括显示面板20中每个子像素的目标灰阶值。时序控制器130获取待显示图像的图像数据后,根据待显示图像的图像数据中每个子像素的目标灰阶值控制源极驱动器120工作,从而使源极驱动器120根据每个子像素的目标灰阶值输出对应的数据电压至每个子
像素的像素电极,进而使显示面板20根据待显示图像的图像数据显示图像。而在本技术实施例中,在第一预设时长内(第一预设时长等于或略大于显示面板驱动装置10上电时的准备时长),时序控制器130控制伽马芯片110不输出伽马电压,且时序控制器130控制第一开关模块150导通,此时源极驱动器120的输入端b输入的电压等于公共电压驱动器140的输出端f输出的电压,从而使源极驱动器120的输出端e输出的数据电压等于公共电压驱动器140输出的公共电压。这种情况下,显示面板20每一子像素的数据电压等于公共电压,显示面板20不显示图像。在第一预设时长后,显示面板驱动装置10的准备时长已结束,此时时序控制器130控制伽马芯片110输出伽马电压,并控制第一开关模块150关断,公共电压驱动器140的输出端f输出的公共电压和源极驱动器120的输入端b输入的伽马电压互不影响。这种情况下,源极驱动器120可以在时序控制器130的控制下正常输出数据电压,从而使显示面板20正常显示图像。如此,该显示面板驱动装置10可以解决显示面板驱动装置10上电时,即显示装置上电时显示面板20显示异常图像的问题。
69.在一些实施例中,时序控制器130控制伽马芯片110输出伽马电压与否的实现方式为:
70.如图2所示,伽马芯片110中可以集成有第三开关器件112。第三开关器件112为三端开关器件。例如,第三开关器件112可以是金属氧化物半导体(metal oxide semiconductor,mos)场效应晶体管、三极管、单向晶闸管等。mos场效应管还可以是n型管或p型管。第三开关器件112具有第一端、第二端和控制端。第三开关器件112的控制端用于控制第三开关器件112的第一端和第二端之间的导通与关断。当第三开关器件112的第一端和第二端之间导通时,第三开关器件112导通;当第三开关器件112的第一端和第二端之间关断时,第三开关器件112关断。
71.伽马芯片110中的除第三开关器件112外的其他器件用于生成伽马电压。
72.第三开关器件112的第一端与伽马芯片110中的除第三开关器件112外的其他器件连接,第三开关器件112的第二端与源极驱动器120的输入端b连接。换句话说,这种情况下,第三开关器件112的第二端即为伽马芯片110的输出端a。第三开关器件112的控制端与时序控制器130的第一输出端y连接。如此,当时序控制器130控制第三开关器件112导通时,伽马芯片110向源极驱动器120输出伽马电压;反之,当时序控制器130控制第三开关器件112关断时,伽马芯片110不向源极驱动器120输出伽马电压。
73.在其他一些实施例中,第三开关器件112也可以不集成于伽马芯片110中。这种情况下,第三开关器件112的第一端可以与伽马芯片110的输出端a连接,第三开关器件112的第二端可以与源极驱动器120的输入端b连接。此时,时序控制器130仍然可以通过控制第三开关器件112的导通与否来控制伽马芯片110是否输出伽马电压至源极驱动器120。
74.在一些实施例中,如图3所示,伽马芯片110可以具有多个输出端a。伽马芯片110的多个输出端a均用于输出伽马电压,且每个输出端a输出的伽马电压可以不同。源极驱动器120也可以具有多个输入端b。源极驱动器120的多个输入端b均用于输入伽马电压。源极驱动器120的输入端b的个数可以等于伽马芯片110的输出端a的个数,且源极驱动器120的多个输入端b与伽马芯片110的多个输出端a一一连接。
75.在伽马芯片110具有多个输出端a的情况下,伽马芯片110中可以具有多个第三开关器件112,每个第三开关器件112的第二端均为伽马芯片110的一个输出端a,从而使时序
控制器130可以控制伽马芯片110的每个输出端a是否输出伽马电压。
76.第一开关模块150可以包括多个第一开关器件。这里的每个第一开关器件均为三端开关器件。例如,第一开关器件可以是mos场效应晶体管、三极管、单向晶闸管等。mos场效应管还可以是n型管或p型管。第一开关器件具有第一端、第二端和控制端。对于任意一个第一开关器件而言,第一开关器件的控制端用于控制第一开关器件的第一端和第二端之间的导通与关断。当第一开关器件的第一端和第二端之间导通时,第一开关器件导通;当第一开关器件的第一端和第二端之间关断时,第一开关器件关断。以第一开关器件为n型mos场效应管(下称nmos)为例,nmos的漏极为第一开关器件的第一端,nmos的源极为第一开关器件的第二端,nmos的栅极为第一开关器件的控制端。以第一开关器件为单向晶闸管为例,单向晶闸管的阳极为第一开关器件的第一端,单向晶闸管的阴极为第一开关器件的第二端,单向晶闸管的控制极为第一开关器件的控制端。
77.在图3所示的实施例中,第一开关器件为nmos。每个第一开关器件的第一端,即每个nmos的漏极d均与公共电压驱动器140的输出端f连接。多个第一开关器件的第二端,即多个nmos的源极s一一与源极驱动器120的多个输入端b连接。多个第一开关器件的控制端,即每个nmos的栅极g均与时序控制器130的第三输出端j连接。时序控制器130在显示面板驱动装置10上电后的第一预设时长内控制多个第三开关器件112关断,即控制伽马芯片110不输出伽马电压。同时,时序控制器130在显示面板驱动装置10上电后的第一预设时长内控制多个第一开关器件,即多个nmos导通。如此,在源极驱动器120具有多个用于输入伽马电压的输入端b的情况下,时序控制器130在第一预设时长内控制多个第一开关器件导通,可以使源极驱动器120的多个输入端b输入的电压均等于公共电压驱动器140输出的公共电压,从而使显示面板20每一子像素的数据电压等于公共电压,显示面板20不显示图像。
78.在一些实施例中,第一开关模块150也可以集成于伽马芯片110中。
79.在一些实施例中,第一开关模块150中的多个第一开关器件是nmos,多个第三开关器件112为p型mos场效应管(下称pmos)。由于nmos的栅极输入高电平时导通,输入低电平时关断;pmos的栅极输入高电平时关断,输入低电平时导通,因此这种情况下时序控制器130的第一输出端y和第三输出端j可以是同一个端口。在第一预设时长内,时序控制器130这一端口输出高电平信号,从而使第一开关模块150中的多个第一开关器件导通,并使多个第三开关器件112关断,从而达到伽马芯片110不输出伽马电压,第一开关模块150导通的目的。在第一预设时长后,时序控制器130这一端口输出低电平信号,从而使第一开关模块150中的多个第一开关器件关断,并使多个第三开关器件112导通,从而达到源极驱动器120正常输入伽马电压,正常输出数据电压的目的。
80.下面对伽马芯片110具有多个输出端、源极驱动器120具有多个输入端时,源极驱动器120的电路结构进行详细地解释说明。
81.实施例二:
82.图4是本技术实施例二提供的一种源极驱动器120的电路结构图。伽马芯片110的多个输出端a可以包括n个第一伽马电压输出端,每个第一伽马电压输出端均用于输出伽马电压。这里的n是大于或等于2的整数,例如,n可以是3,也可以是5,还可以是7。在图4所示的实施例中,n等于7,n个第一伽马电压输出端分别为gamma1、gamma2、gamma3、gamma4、gamma5、gamma6和gamma7。源极驱动器120可以包括n个第一开关电路122,第一开关电路122
的个数可以与伽马芯片110的第一伽马电压输出端的个数相等。
83.具体来说,如图4所示,n个第一开关电路122的第一端一一与n个第一伽马电压输出端连接。也就是说,n个第一开关电路122的第一端共同构成源极驱动器120的输入端b。n个第一开关电路122中的每个第一开关电路122的第二端均用于与显示面板20中的子像素的像素电极连接,从而向显示面板20输出数据电压。也就是说,n个第一开关电路122的第二端共同构成源极驱动器120的输出端e。n个第一开关电路122中的每个第一开关电路122的控制端均与时序控制器130的第二输出端d连接,以使时序控制器130控制n个第一开关电路122中的每个第一开关电路122的导通与关断。也就是说,n个第一开关电路122的控制端共同构成源极驱动器120的控制端c。
84.在一些实施例中,依旧如图4所示,n个第一开关电路122中的每个第一开关电路122均可以包括m个串联的晶体管。这里的m为大于或等于2的整数,例如,m可以等于2,也可以等于3,还可以等于5。在图4所示的实施例中,m等于3。这里的晶体管可以是高电平导通的nmos,不再赘述。
85.时序控制器130的第二输出端d可以包括2m个第一端子1302。2m个第一端子1302中的每个第一端子1302都可以单独输出电平信号。n个第一开关电路122中的每个第一开关电路122中的每个晶体管的控制极均与一个第一端子1302连接。同时,任意一个第一开关电路122中晶体管的控制极所连接的所有第一端子1302与其他第一开关电路122中的晶体管的控制极所连接的所有第一端子1302中至少存在一个第一端子1302不同,从而使时序控制器130单独控制n个第一开关电路122中的每个第一开关电路122的导通与关断。
86.具体来说,如在图4所示的实施例中,(沿纸面从上向下方向的)第一个第一开关电路122包括串联的晶体管m1、晶体管m2和晶体管m3,晶体管m1的控制极与(沿纸面从左到右的)第二个第一端子1302连接,晶体管m2的控制极与第四个第一端子1302连接,晶体管m3的控制极与第六个第一端子1302连接;第二个第一开关电路122包括串联的晶体管m4、晶体管m5和晶体管m6,晶体管m4的控制极与第二个第一端子1302连接,晶体管m5的控制极与第四个第一端子1302连接,晶体管m6的控制极与第五个第一端子1302连接
……
第七个第一开关电路122包括串联的晶体管m19、晶体管m20和晶体管m21,晶体管m19的控制极与第一个第一端子1302连接,晶体管m20的控制极与第三个第一端子1302连接,晶体管m21的控制极与第六个第一端子1302连接。这种情况下,时序控制器130的第二输出端d的多个第一端子1302可以通过输出不同的电平信号来控制多个第一开关电路122中的一个导通。例如,对于图4所示的实施例,当时序控制器130的第二输出端d的多个第一端子1302沿纸面从左到右的方向所输出的电平信号分别为低、高、低、高、低、高时,第一个第一开关电路122导通,此时源极驱动器120输出至显示面板20的数据电压等于gamma1输出的伽马电压。当时序控制器130的第二输出端d的多个第一端子1302沿纸面从左到右的方向所输出的电平信号分别为高、低、高、低、低、高时,第七个第一开关电路122导通,此时源极驱动器120输出至显示面板20的数据电压等于gamma7输出的伽马电压。当时序控制器130的第二输出端d的多个第一端子1302沿纸面从左到右的方向所输出的电平信号分别为低、高、高、低、高、低时,第四个第一开关电路122导通,此时源极驱动器120输出至显示面板20的数据电压等于gamma4输出的伽马电压。
87.在一些实施例中,如图5所示,伽马芯片110的多个输出端包括n个第一伽马电压输
出端时,源极驱动器120也可以包括n+1个第一开关电路122。在图5所示的实施例中,n等于7,n个第一伽马电压输出端分别为gamma1、gamma2、gamma3、gamma4、gamma5、gamma6和gamma7,沿纸面从上向下方向,n个第一伽马电压输出端输出的电压依次递减。
88.具体来说,如图5所示,八个第一开关电路122中,前七个第一开关电路122的第一端一一与七个第一伽马电压输出端连接。第一个第一开关电路122的第一端与第二个第一开关电路122的第一端之间连接有电阻r1;第二个第一开关电路122的第一端与第三个第一开关电路122的第一端之间连接有电阻r2;第三个第一开关电路122的第一端与第四个第一开关电路122的第一端之间连接有电阻r3
……
第七个第一开关电路122的第一端与第八个第一开关电路122的第一端之间连接有电阻r8。n+1个第一开关电路122中的每个第一开关电路122的第二端均用于与显示面板20中的子像素的像素电极连接,从而向显示面板20输出数据电压。n+1个第一开关电路122中的每个第一开关电路122的控制端均与时序控制器130的第二输出端连接,以使时序控制器130控制n个第一开关电路122中的每个第一开关电路122的导通与关断。
89.在一些实施例中,依旧如图5所示,n+1个第一开关电路122中的每个第一开关电路122中的每个第一开关电路122均可以包括m个串联的晶体管。这里的m为大于或等于2的整数,例如,m可以等于2,也可以等于3,还可以等于5。在图5所示的实施例中,m等于3。这里的晶体管可以是高电平导通的nmos,不再赘述。
90.时序控制器130的第二输出端d可以包括2m个第一端子1302。2m个第一端子1302中的每个第一端子1302都可以单独输出电平信号。n+1个第一开关电路122中的每个第一开关电路122中的每个晶体管的控制极均与一个第一端子1302连接。同时,任意一个第一开关电路122中晶体管的控制极所连接的所有第一端子1302与其他第一开关电路122中的晶体管的控制极所连接的所有第一端子1302中至少存在一个第一端子1302不同,从而使时序控制器130单独控制n+1个第一开关电路122中的每个第一开关电路122的导通与关断。
91.以图5为例,八个第一开关电路122中的前七个第一开关电路122与时序控制器130的第二输出端d的多个第一端子1302之间的连接关系与图4相同,不再赘述。第八个第一开关电路122包括串联的晶体管m22、晶体管m23和晶体管m24,晶体管m22的控制极与第一个第一端子1302连接,晶体管m23的控制极与第三个第一端子1302连接,晶体管m24的控制极与第五个第一端子1302连接。当时序控制器130的第二输出端d的多个第一端子1302沿纸面从左到右的方向所输出的电平信号分别为低、高、低、高、低、高时,第一个第一开关电路122导通,此时源极驱动器120输出至显示面板20的数据电压等于gamma1输出的伽马电压。当时序控制器130的第二输出端d的多个第一端子1302沿纸面从左到右的方向所输出的电平信号分别为高、低、高、低、低、高时,第七个第一开关电路122导通,此时源极驱动器120输出至显示面板20的数据电压等于gamma7输出的伽马电压。当时序控制器130的第二输出端d的多个第一端子1302沿纸面从左到右的方向所输出的电平信号分别为高、低、高、低、高、低时,第八个第一开关电路122导通,此时源极驱动器120输出至显示面板20的数据电压等于gamma7输出的伽马电压电阻r7减压后的电压。
92.在一些实施例中,如图6所示,伽马芯片110的多个输出端a还可以包括n个第二伽马电压输出端,每个第二伽马电压输出端也均用于输出伽马电压。n个第二伽马电压输出端中的每个第二伽马电压输出端所输出的伽马电压均小于n个第一伽马电压输出端中的任意
一个第一伽马电压输出端所输出的伽马电压。一般地,n个第一伽马电压输出端输出的伽马电压均大于公共电压,n个第二伽马电压输出端输出的伽马电压均小于公共电压。第一伽马电压输出端的个数等于第二伽马电压输出端的个数。在图6所示的是合理中,n等于7,n个第二伽马电压输出端分别为gamma8、gamma9、gamma10、gamma11、gamma12、gamma13和gamma14。源极驱动器120可以包括n个第二开关电路124,第二开关电路124的个数可以与伽马芯片110的第二伽马电压输出端的个数相等。
93.具体来说,如图6所示,n个第二开关电路124的第一端一一与n个第二伽马电压输出端连接。n个第二开关电路124中的每个第二开关电路124的第二端均用于与显示面板20中的子像素的像素电极连接,从而向显示面板20输出数据电压。n个第二开关电路124中的每个第二开关电路124的控制端均与时序控制器130的第二输出端d连接,以使时序控制器130控制n个第二开关电路124中的每个第二开关电路124的导通与关断。
94.在一些实施例中,依旧如图6所示,n个第二开关电路124中的每个第二开关电路124可以包括m个串联的晶体管。这里的m为大于或等于2的整数,例如,m可以等于2,也可以等于3,还可以等于5。在图6所示的实施例中,m等于3。这里的晶体管可以是高电平导通的nmos,不再赘述。
95.时序控制器130的第二输出端d还可以包括2m个第二端子1304。2m个第二端子1304中的每个第二端子1304都可以单独输出电平信号。n个第二开关电路124中的每个第二开关电路124中的每个晶体管的控制极均与一个第二端子1304连接。同时,任意一个第二开关电路124中晶体管的控制极所连接的所有第二端子1304与其他第二开关电路124中的晶体管的控制极所连接的所有第二端子1304中至少存在一个第二端子1304不同,从而使时序控制器130单独控制n个第二开关电路124中的每个第二开关电路124的导通与关断。n个第二开关电路124的结构可以参见图6所示,n个第二开关电路124的工作过程可以参见n个第一开关电路122的工作过程,不再赘述。n个第一开关电路122和n个第二开关电路124的区别在于:n个第一开关电路122与第一伽马电压输出端连接,用于向显示面板20输出大于公共电压的数据电压;而n个第二开关电路124与第二伽马电压输出端连接,用于输出大于公共电压的数据电压。
96.在一些实施例中,如图7所示,伽马芯片110的多个输出端包括n个第二伽马电压输出端时,源极驱动器120也可以包括n+1个第二开关电路124。在图7所示的实施例中,n等于7,n个第二伽马电压输出端分别为gamma8、gamma9、gamma10、gamma11、gamma12、gamma13和gamma14,沿纸面从上向下方向,n个第二伽马电压输出端输出的电压依次递减。n+1个第二开关电路124中,每相邻两个第二开关电路124的第一端之间连接有一个电阻。n+1个第二开关电路124的结构可以参见图7所示,n+1个第二开关电路124的工作过程可以参见n+1个第一开关电路122的工作过程,不再赘述。
97.下面对第一预设时长的时间长度进行详细地解释说明。
98.实施例三:
99.图8是本技术实施例三提供的显示面板驱动装置10的结构示意图。如图8所示,显示面板驱动装置10还包括栅极驱动器160。
100.栅极驱动器160用于输出扫描信号。栅极驱动器160具有输出端n,栅极驱动器160的输出端n用于与显示面板20连接,从而向显示面板20输出扫描信号。显示面板驱动装置10
工作时,源极驱动器120生成的数据电压需要输出至每个子像素的像素电极。一般地,每个子像素的像素电极与源极驱动器120的输出端e之间连接有像素电路。源极驱动器120的输出端e连接像素电路的输入端,像素电路的输出端与像素电极连接。像素电路的控制端与栅极驱动器160的输出端n连接。如此,当栅极驱动器160输出扫描信号时,像素电路导通,此时源极驱动器120输出数据电压至子像素的像素电极。
101.当显示面板20上具有多个子像素,且多个子像素呈多行多列排列时,栅极驱动器160输出的每个扫描信号用于控制位于同一行的所有子像素所连接的像素电路导通,源极驱动器120可以向像素电路导通的该位于同一行的所有子像素输入数据电压。栅极驱动器160每间隔第二预设时长向显示面板20输出一个扫描信号,从而每间隔第二预设时长向显示面板20的每行子像素的像素电极输入数据电压。栅极驱动器160还具有控制端k,栅极驱动器160的控制端k与时序控制器130的第四输出端m连接,从而使时序控制器130控制栅极驱动器160工作。也就是说,时序控制器130每间隔第二预设时长控制栅极驱动器160向显示面板20输出一个扫描信号。
102.在一些实施例中,第一预设时长是第二预设时长的整数倍。例如,第一预设时长可以是第二预设时长的10倍、20倍、30倍、1080倍、2160倍等。如此,当时序控制器130控制第一开关模块150关断,源极驱动器120开始正常输出数据电压时,输出的数据电压可以与扫描信号同步,避免输出数据电压错乱。
103.下面对本技术实施例提供的显示面板驱动装置10的结构进行进一步拓展。
104.实施例四:
105.图9是本技术实施例四提供的显示面板驱动装置10的结构示意图。请参见图9所示,显示面板驱动装置10还包括第二开关模块170。
106.第二开关模块170具有第一端p、第二端q和控制端r。第二开关模块170的控制端r用于控制第二开关模块170的第一端p和第二端q之间的导通与关断。当第二开关模块170的第一端p和第二端q之间导通时,第二开关模块170导通;当第二开关模块170的第一端p和第二端q之间关断时,第二开关模块170关断。第二开关模块170的第一端p与公共电压驱动器140的输出端f连接,第二开关模块170的第二端q与源极驱动器120的输出端e连接。如此,当第三开关器件112关断、第二开关模块170导通时,公共电压驱动器140的输出端f与源极驱动器120的输出端e之间连通,此时显示面板20输入的数据电压等于公共电压驱动器140的输出端f输出的电压。而当第三开关器件112导通、第二开关模块170关断,且第一开关模块150关断时,公共电压驱动器140的输出端f输出的公共电压和源极驱动器120输出至显示面板20的数据电压互不影响。第二开关模块170的控制端r可以与时序控制器130的第三输出端j连接,从而使时序控制器130可以同步控制第一开关模块150和第二开关模块170的导通与关断。在本技术实施例中,显示面板驱动装置10上电后,时序控制器130在第一预设时长内控制第二开关模块170导通,不再赘述。
107.在一些实施例中,源极驱动器120可以具有多个输出端e。源极驱动器120的多个输出端e均用于输出数据电压,且每个输出端e输出的数据电压可以不同。第二开关模块170可以包括多个第二开关器件。这里的每个第二开关器件均为三端开关器件。例如,第二开关器件可以是mos场效应晶体管、三极管、单向晶闸管等。mos场效应管还可以是n型管或p型管。第二开关器件具有第一端、第二端和控制端。对于任意一个第二开关器件而言,第二开关器
件的控制端用于控制第二开关器件的第一端和第二端之间的导通与关断。当第二开关器件的第一端和第二端之间导通时,第一开关器件导通;当第二开关器件的第一端和第二端之间关断时,第一开关器件关断。在本技术实施例中,多个第二开关器件中的每个第二开关器件的第一端均与公共电压驱动器140的输出端f连接。多个第二开关器件的第二端一一与源极驱动器120的多个输出端连接。多个第二开关器件中的每个第二开关器件的控制端均与时序控制器130的第三输出端连接。时序控制器130在显示面板驱动装置10上电后的第一预设时长内还控制多个第二开关器件导通。
108.下面对本技术实施例提供的显示装置的具体实现方式进行详细地解释说明。
109.实施例五:
110.图10是本技术实施例五提供的显示装置30的结构示意图。如图6所示,显示装置30包括显示面板20和如上述任意一个实施例中的显示面板驱动装置10。
111.具体来说,该显示面板20包括多个像素电极、多个液晶单元和公共电极,多个液晶单元一一位于多个像素电极与公共电极之间;多个像素电极中的每个像素电极均与源极驱动器120的输出端,以输入数据电压,公共电极与公共电压驱动器140的输出端连接,以输入公共电压。
112.显示面板驱动装置10用于驱动显示面板20。显示面板驱动装置10包括:伽马芯片110、源极驱动器120、时序控制器130和公共电压驱动器140。伽马芯片110的控制端与时序控制器130的第一输出端连接。伽马芯片110的输出端与源极驱动器120的输入端连接,以使时序控制器130控制伽马芯片110输出伽马电压至源极驱动器120。源极驱动器120的控制端与时序控制器130的第二输出端连接,源极驱动器120的输出端用于与显示面板20连接,以使时序控制器130控制源极驱动器120根据伽马电压向显示面板20输出数据电压。公共电压驱动器140的输出端用于与显示面板20连接,以向显示面板20输出公共电压。显示面板驱动装置10还包括:第一开关模块150,第一开关模块150的第一端与公共电压驱动器140的输出端连接,第一开关模块150的第二端与源极驱动器120的输入端连接,第一开关模块150的控制端与时序控制器130的第三输出端连接,时序控制器130在显示面板驱动装置10上电后的第一预设时长内控制伽马芯片110不输出伽马电压,并控制第一开关模块150导通。
113.在一些实施例中,伽马芯片110具有多个输出端,源极驱动器120具有多个输入端,伽马芯片110的多个输出端与源极驱动器120的多个输入端一一连接。
114.第一开关模块150包括多个第一开关器件,多个第一开关器件中的每个第一开关器件的第一端均与公共电压驱动器140的输出端连接,多个第一开关器件的第二端一一与源极驱动器120的多个输入端连接,多个第一开关器件中的每个第一开关器件的控制端均与时序控制器130的第三输出端连接,时序控制器130在显示面板驱动装置10上电后的第一预设时长内控制多个第一开关器件导通。
115.在一些实施例中,伽马芯片110的多个输出端包括n个第一伽马电压输出端,n个第一伽马电压输出端中的每个第一伽马电压输出端均用于输出伽马电压,n为大于或等于2的整数。
116.源极驱动器120包括:n个第一开关电路122。n个第一开关电路122的第一端一一与n个第一伽马电压输出端连接,n个第一开关电路122中的每个第一开关电路122的第二端均用于与显示面板20连接,n个第一开关电路122中的每个第一开关电路122的控制端均与时
序控制器130的第二输出端连接,以使时序控制器130控制n个第一开关电路122中的每个第一开关电路122的导通与关断。
117.在一些实施例中,n个第一开关电路122中的每个第一开关电路122均包括m个串联的晶体管,m为大于或等于2的整数。
118.时序控制器130的第二输出端包括2m个第一端子1302,且2m个第一端子1302中的每个第一端子1302均单独输出电平信号。n个第一开关电路122中的每个第一开关电路122中的每个晶体管的控制极均与一个第一端子1302连接,且任意一个第一开关电路122中晶体管的控制极所连接的所有第一端子1302与其他第一开关电路122中的晶体管的控制极所连接的所有第一端子1302中至少存在一个第一端子1302不同,以使时序控制器130单独控制n个第一开关电路122中的每个第一开关电路122的导通与关断。
119.在一些实施例中,伽马芯片110的多个输出端还包括n个第二伽马电压输出端,n个第二伽马电压输出端中的每个第二伽马电压输出端均用于输出伽马电压,且n个第二伽马电压输出端中的每个第二伽马电压输出端所输出的伽马电压均小于n个第一伽马电压输出端中的任意一个第一伽马电压输出端所输出的伽马电压。
120.源极驱动器120包括:n个第二开关电路124。n个第二开关电路124的第一端一一与n个第二伽马电压输出端连接,n个第二开关电路124中的每个第二开关电路124的第二端均用于与显示面板20连接,n个第二开关电路124中的每个第二开关电路124的控制端均与时序控制器130的第二输出端连接,以使时序控制器130控制n个第二开关电路124中的每个第二开关电路124的导通与关断。
121.在一些实施例中,显示面板驱动装置10还包括:栅极驱动器160。栅极驱动器160的控制端与时序控制器130的第四输出端连接,栅极驱动器160的输出端用于与显示面板20连接,以使时序控制器130每间隔第二预设时长控制栅极驱动器160向显示面板20输出一个扫描信号。栅极驱动器160向显示面板20输出扫描信号时,时序控制器130控制源极驱动器120根据伽马电压向显示面板20输出数据电压。
122.在一些实施例中,第一预设时长是第二预设时长的整数倍。
123.在一些实施例中,显示面板驱动装置10还包括:第二开关模块170。第二开关模块170的第一端与公共电压驱动器140的输出端连接,第二开关模块170的第二端与源极驱动器120的输出端连接,第二开关模块170的控制端与时序控制器130的第三输出端连接,时序控制器130在显示面板驱动装置10上电后的第一预设时长内控制第二开关模块170导通。
124.在一些实施例中,源极驱动器120具有多个输出端。第二开关模块170包括多个第二开关器件,多个第二开关器件中的每个第二开关器件的第一端均与公共电压驱动器140的输出端连接,多个第二开关器件的第二端一一与源极驱动器120的多个输出端连接,多个第二开关器件中的每个第二开关器件的控制端均与时序控制器130的第三输出端连接,时序控制器130在显示面板驱动装置10上电后的第一预设时长内控制多个第二开关器件导通。
125.在本技术实施例中,显示面板驱动装置10包括伽马芯片110、源极驱动器120、时序控制器130、公共电压驱动器140和第一开关模块150。伽马芯片110用于输出伽马电压至源极驱动器120。时序控制器130用于控制伽马芯片110输出伽马电压,并控制源极驱动器120根据伽马电压向显示面板20输出数据电压。公共电压驱动器140用于向显示面板20输出公
共电压。第一开关模块150连接于公共电压驱动器140的输出端与源极驱动器120的输入端之间。该显示面板驱动装置10上电时,时序控制器130在第一预设时长内控制伽马芯片110不输出伽马电压,并控制第一开关模块150导通。如此,在第一预设时长内,源极驱动器120输入的电压等于公共电压驱动器140输出的公共电压,从而使源极驱动器120输出的数据电压等于公共电压驱动器140输出的公共电压。这种情况下,数据电压与公共电压之间没有电压差,与显示面板驱动装置10连接的显示面板20的子像素也就不会发光,从而可以解决显示面板驱动装置10上电时,即显示装置30上电时显示面板20显示异常图像的问题。
126.以上所述实施例仅用以说明本技术的技术方案,而非对其限制;尽管参照前述实施例对本技术进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本技术各实施例技术方案的精神和范围,均应包含在本技术的保护范围之内。