首页 > 工艺制品 专利正文
显示面板及驱动方法、显示装置与流程

时间:2022-02-15 阅读: 作者:专利查询

显示面板及驱动方法、显示装置与流程

1.本发明涉及显示技术领域,尤其涉及一种显示面板及驱动方法、显示装置。


背景技术:

2.有源矩阵有机发光二极管(active-matrix organic light-emitting diode,amoled)在显示领域的应用越来越广泛,amoled显示装置屏幕的品质需求越来越高。因某些固有的品质缺陷,amoled显示装置存在像素反应迟滞引起的画面短期残影、闪烁等问题。
3.尤其在低频驱动的显示装置中,上述问题缺陷更加明显,因此需要能够改善像素反应迟滞,提高显示质量的方法。


技术实现要素:

4.为克服所述现有技术中的缺陷,本发明提供一种显示面板及驱动方法、显示装置,以改善显示装置画面短期残影、闪烁的现象。
5.为达到所述目的,本发明采用如下技术方案:
6.一方面提供了一种显示面板,显示面板的一次扫描周期内包括刷新阶段和至少一个保持阶段。显示面板包括:阵列排布的多个子像素、多条数据线和多个转化模块。每条数据线与一列子像素电连接;每个转化模块与一条数据线电连接。每个子像素包括电连接的像素电路和发光器件;转化模块被配置为在刷新阶段向数据线传输数据信号,在保持阶段向数据线传输恒压信号。
7.本发明提供的显示面板中设置有转化模块,能够在保持阶段向数据线传输恒压信号,进而将恒压信号传输至子像素的像素电路,晶体管内部电子或者空穴在数据信号或者其它应力的作用下产生偏置状态,恒压信号能够对像素电路的晶体管进行偏压应力,使得不同像素电路的某些晶体管内部电子或者空穴形成统一的偏置状态,从而消除了不同子像素间因偏置状态不同引起亮度差异,进而改善显示面板的残影和闪烁的问题。
8.在一些实施例中,显示面板还包括:多条源驱动信号线和恒压信号线,源驱动信号线被配置为传输数据信号;恒压信号线被配置为传输恒压信号;转化模块与一条源驱动信号线和恒压信号线电连接。
9.在一些实施例中,转化模块包括第一开关和第二开关,第一开关电连接于源驱动信号线和数据线之间;第二开关电连接于恒压信号线和数据线之间。
10.在一些实施例中,第一开关被配置为,在第一开关信号的控制下,将源驱动信号线和数据线导通;
11.第二开关被配置为,在第二开关信号的控制下,将恒压信号线和数据线导通。
12.在一些实施例中,第一开关和第二开关为薄膜晶体管。
13.在一些实施例中,显示面板还包括第一开关控制总线和第二开关控制总线。其中,第一开关控制总线与第一开关电连接,第一开关控制总线被配置为提供第一开关信号;第二开关控制总线与第二开关电连接,第二开关控制总线被配置为提供第二开关信号。
14.在一些实施例中,显示面板包括显示区和至少设置于显示区一侧的周边区;多个转化模块、多条源驱动信号线、恒压信号线、第一开关控制总线和第二开关控制总线位于所述周边区。
15.在一些实施例中,周边区包括弯折区和第一非弯折区,其中,第一非弯折区位于弯折区远离显示区的一侧,第一非弯折区能够通过弯折区弯折至显示面板的非出光侧,多个转化模块位于第一非弯折区。
16.在一些实施例中,像素电路包括:重置子电路、写入补偿子电路、发光控制子电路和驱动子电路。
17.其中,重置子电路与第一重置信号线、初始化信号线和驱动子电路电连接,重置子电路被配置为在第一重置信号线传输的第一重置信号的控制下,将初始化信号线传输的初始化信号输入至驱动子电路。
18.重置子电路还与第二重置信号线和发光器件电连接,重置子电路被配置为在第二重置信号线传输的第二重置信号的控制下,将初始化信号输入至发光器件。
19.写入补偿子电路与第一扫描信号线、第二扫描信号线、数据线和驱动子电路电连接,写入补偿子电路被配置为,在第一扫描信号线传输的第一扫描信号和第二扫描信号线传输的第二扫描信号的控制下,将数据线传输的信号写入驱动子电路,并对驱动子电路进行阈值电压补偿。
20.驱动子电路被配置为在发光控制子电路和写入补偿子电路的控制下为发光器件提供驱动电流。
21.发光控制子电路与使能信号线、第一电压走线、驱动子电路以及发光器件电连接,发光控制子电路被配置为在使能信号线传输的使能信号的控制下,将第一电压走线和发光器件之间的电流通路导通,并将所述驱动子电路提供的驱动电流传输至发光器件。
22.在一些实施例中,驱动子电路包括:第一晶体管和存储电容器,写入补偿子电路包括:第二晶体管和第三晶体管,发光控制子电路包括:第四晶体管和第五晶体管;重置子电路包括:第六晶体管和第七晶体管。
23.其中,第一晶体管的控制极与第一节点电连接,第一晶体管的第一极与第二节点电连接,第一晶体管的第二极与第三节点电连接。存储电容器电连接在第二节点和第一电压走线之间。第二晶体管的控制极与第一扫描信号线电连接,第二晶体管的第一极与数据线电连接,第二晶体管的第二极与第一节点电连接。第三晶体管的控制极与第二扫描信号线电连接,第三晶体管的第一极与所述第二节点电连接,第三晶体管的第二极与第三节点电连接。第四晶体管的控制极与使能信号线电连接,第四晶体管的第一极与第一电压走线电连接,第四晶体管的第二极与第一节点电连接。第五晶体管的控制极与使能信号线电连接,第五晶体管的第一极与第三节点电连接,第五晶体管的第二极与第四节点电连接,第四节点与发光器件电连接。第六晶体管的控制极与第一重置信号线电连接,第六晶体管的第一极与初始化信号线电连接,第六晶体管的第二极与第一节点电连接。第七晶体管的控制极与第二重置信号线电连接,第七晶体管的第一极与初始化信号线电连接,第七晶体管的第二极与第四节点电连接。
24.另一方面,提供一种显示装置,包括如上一方面中任一项所述的显示面板和与该显示面板电连接的控制芯片,其中,控制芯片与恒压信号线、第一开关控制总线和第二开关
控制总线电连接,控制芯片被配置为恒压信号线、第一开关控制总线和第二开关控制总线提供电信号。
25.显示面板在恒压信号的作用下,改善其固有的残影和闪烁问题,采用该显示面板的显示装置也具有相应的有益效果。
26.又一方面,提供一种显示面板的驱动方法,显示面板在一次扫描周期内包括刷新阶段和保持阶段,显示面板的驱动方法包括:在刷新阶段,转化模块向数据线传输数据信号;在保持阶段,转化模块向数据线传输恒压信号。
27.该显示面板的驱动方式与上述显示面板具有相同的有益效果,在此不做赘述。
28.在一些实施例中,显示面板的驱动方法包括:在刷新阶段,第一开关将源驱动信号线和数据线之间的电流通路导通,在保持阶段,第二开关将恒压信号线和数据线之间的电流通路导通。
29.在一些实施例中,显示面板的驱动方法包括:保持阶段包括第一阶段和第二阶段。在保持阶段,第一开关将源驱动信号线和数据线之间的通路断开。其中,在第一阶段,第二开关将恒压信号线和数据线导通,对于每个像素电路,发光控制子电路在使能信号线的控制下,将第一电压走线和发光器件之间的电流通路断开。重置子电路在第一重置信号线的控制下,将初始化信号线和驱动子电路之间的电流通路断开。重置子电路在第二重置信号线的控制下,将初始化信号传输至发光器件。写入补偿子电路在第一扫描信号线和第二扫描信号线的控制下,将恒压信号写入至驱动子电路和发光控制子电路的连接点。发光器件不发光。
30.第二阶段,第二开关将恒压信号线和数据线之间的通路断开。写入补偿子电路在第一扫描信号线和第二扫描信号线的控制下,将数据线和所驱动子电路之间的电流通路断开,发光控制子电路在使能信号线的控制下,将第一电压走线和发光器件之间的电流通路导通。驱动电路产生的驱动信号传输至发光器件;发光器件发光。
附图说明
31.为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
32.图1为一些实施例所提供的显示面板的平面图;
33.图2为一些实施例所提供的子像素及其电路连接示意图;
34.图3为本发明的一些实施例所提供的显示面板的平面图;
35.图4为本发明的一些实施例所提供的转化模块和子像素的一种结构图;
36.图5为图4中转化模块电路连接的放大图;
37.图6为本发明的一些实施例所提供的转化模块和子像素的另一种结构图;
38.图7为本发明的一些实施例所提供的像素电路的一种结构图;
39.图8为本发明的一些实施例所提供的像素电路的另一种结构图;
40.图9为本发明的一些实施例所提供的显示装置的平面图;
41.图10为本发明的一些实施例所提供的一种转化模块与驱动芯片电连接的结构图;
42.图11为本发明的一些实施例所提供的另一种转化模块与驱动芯片电连接的结构图;
43.图12为本发明的一些实施例所提供的驱动方法的一种时序信号图;
44.图13为本发明的一些实施例所提供的驱动方法的另一种时序信号图;
45.图14a~14e为本发明的一些实施例所提供的像素电路在一个扫描周期内运行过程图;
46.图15为本发明的一些实施例所提供的驱动方法的另一种时序信号图;
47.图16为本发明的一些实施例所提供的数据信号/恒压信号的一种时序信号图。
具体实施方式
48.下面将结合附图,对本发明一些实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明所提供的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本发明保护的范围。
49.除非上下文另有要求,否则,在整个说明书和权利要求书中,术语“包括(comprise)”及其其他形式例如第三人称单数形式“包括(comprises)”和现在分词形式“包括(comprising)”被解释为开放、包含的意思,即为“包含,但不限于”。在说明书的描述中,术语“一个实施例(one embodiment)”、“一些实施例(some embodiments)”、“示例性实施例(exemplary embodiments)”、“示例(example)”、“特定示例(specific example)”或“一些示例(some examples)”等旨在表明与该实施例或示例相关的特定特征、结构、材料或特性包括在本发明的至少一个实施例或示例中。所述术语的示意性表示不一定是指同一实施例或示例。此外,所述的特定特征、结构、材料或特点可以以任何适当方式包括在任何一个或多个实施例或示例中。
50.以下,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本发明实施例的描述中,除非另有说明,“多个”的含义是两个或两个以上。
51.在描述一些实施例时,可能使用了“耦接”和“连接”及其衍伸的表达。例如,描述一些实施例时可能使用了术语“连接”以表明两个或两个以上部件彼此间有直接物理接触或电接触。又如,描述一些实施例时可能使用了术语“耦接”以表明两个或两个以上部件有直接物理接触或电接触。然而,术语“耦接”或“通信耦合(communicatively coupled)”也可能指两个或两个以上部件彼此间并无直接接触,但仍彼此协作或相互作用。这里所公开的实施例并不必然限制于本文内容。
[0052]“a、b和c中的至少一个”与“a、b或c中的至少一个”具有相同含义,均包括以下a、b和c的组合:仅a,仅b,仅c,a和b的组合,a和c的组合,b和c的组合,及a、b和c的组合。
[0053]“a和/或b”,包括以下三种组合:仅a,仅b,及a和b的组合。
[0054]
本文中“适用于”或“被配置为”的使用意味着开放和包容性的语言,其不排除适用于或被配置为执行额外任务或步骤的设备。
[0055]
另外,“基于”的使用意味着开放和包容性,因为“基于”一个或多个所述条件或值的过程、步骤、计算或其他动作在实践中可以基于额外条件或超出所述的值。
[0056]
本文参照作为理想化示例性附图的剖视图和/或平面图描述了示例性实施方式。在附图中,为了清楚,放大了层和区域的厚度。因此,可设想到由于例如制造技术和/或公差引起的相对于附图的形状的变动。因此,示例性实施方式不应解释为局限于本文示出的区域的形状,而是包括因例如制造而引起的形状偏差。例如,示为矩形的蚀刻区域通常将具有弯曲的特征。因此,附图中所示的区域本质上是示意性的,且它们的形状并非旨在示出设备的区域的实际形状,并且并非旨在限制示例性实施方式的范围。
[0057]
本发明的一些实施例提供了一种显示面板100,该显示面板100例如可以为oled(organic light-emitting diode)显示面板、微型有机发光二极管(micro organic light-emitting diode,micro oled)显示面板、量子点有机发光二级管(quantum dot light emitting diodes,qled)显示面板、迷你型发光二极管(mini light-emitting diode,mini led)显示面板或微型发光二极管(micro light-emitting diode,micro led)等自发光的显示面板。以下以显示面板为amoled显示面板为例进行介绍。
[0058]
如图1所示:显示面板100包括显示区10a和至少设置于显示区10a一侧的周边区10b,示例性地,周边区10b设置于显示区10a一侧,或者,周边区10b围绕显示区10a的一周设置。
[0059]
显示面板100包括设置于显示区10a的多条数据线l、多条栅线、多条初始化信号线vint。其中多条栅线包括多条扫描信号线g、多条重置信号线rst和多条使能信号线em。
[0060]
显示区10a还设置有阵列排布的多个子像素p,每条数据线l与一列子像素p电连接,数据线l被配置为传输显示信号。其中,显示信号包括数据信号,数据信号用于控制子像素p的灰阶,阵列排布的多个子像素p在数据信号控制下以不同灰阶在显示面板100上形成显示图像。示例性地,每条扫描信号线g与一行子像素p电连接,扫描信号线g被配置为传输扫描信号。每条重置信号线rst与一行子像素p电连接,重置信号线rst被配置为传输重置信号。每条使能信号线em与一行子像素p电连接,使能信号线em被配置为传输使能信号。每条初始化信号线vint与一行子像素p电连接,初始化信号线vint被配置为传输初始化信号。
[0061]
显示面板100还包括多条第一电压走线elvdd和多条第二电压走线elvss,如图2所示:子像素p包括电连接的像素电路1和发光器件2,串联的像素电路1和发光器件2电连接于第一电压走线elvdd和第二电压走线elvss之间。上述信号线均与子像素p中的像素电路1电连接,像素电路1包括驱动晶体管,驱动晶体管接收数据线l传输的数据信号,驱动晶体管在数据信号的控制下产生驱动电流,驱动电流的大小影响发光器件2的发光亮度,所有发光器件2在不同数据信号的控制下形成不同的发光亮度,即所有子像素p生成不同灰阶,如此所有子像素p在显示面板100上生成画面。
[0062]
显示面板100在显示过程中,多个子像素p被逐行扫描,被各像素电路1接收与其电连接的数据线l提供的一组数据信号,从而在数据信号的控制下,显示一幅画面,在多个子像素p被再次逐行扫描,各像素电路1接收与其电连接的数据线l提供的新一组数据信号时,显示新的一幅画面,从而显示画面刷新。像素电路1接收一组数据信号至新一组数据信号之间的运行周期为该像素电路1的一个扫描周期s。显示面板100根据驱动条件以不同图像刷新率显示一个图像或者多个图像。图像刷新率是数据信号写入每个子像素p的频率,图像刷新率能表示一秒内显示画面刷新的次数,相邻两个显示画面刷新的周期称为显示面板的一个扫描周期s。在一些实施例中,如图12所示,将扫描周期s划分为多个阶段,显示面板100的
一个扫描周期s内包括起始的一个刷新阶段e1和位于刷新阶段e1之后的至少一个保持阶段e2,数据信号在刷新阶段e1被写入相应的像素电路1。
[0063]
在一些实施例中,像素电路1的薄膜晶体管受到不同应力或者偏压时表现出迟滞现象,具体原因是薄膜晶体管内部电子或空穴在受到应力时,会处于一种偏置状态,当应力取消时,电子或空穴无法快速回到原来的状态。例如:相关技术中,在一个扫描周期s内,在刷新阶段e1,数据信号被写入像素电路1,驱动晶体管的栅极和源极或者栅极和漏极之间的电压造成驱动晶体管内部电子或者空穴处于偏置状态,在刷新阶段e1之后的保持阶段e2中,数据信号不再被写入像素电路1,从而使得驱动晶体管一直处于偏置状态,直至下个扫描周期s的刷新阶段e1,重新输入新的数据信号。由于驱动晶体管长时间处于偏置,当新的数据信号写入该驱动晶体管时,驱动晶体管的特性已经发生改变,导致驱动晶体管无法快速恢复,因此造成了驱动晶体管迟滞。这种迟滞现象造成显示面板100的画面出现残影和闪烁的情况。尤其在低频驱动的显示面板100中,这种迟滞现象引起的画面残影和闪烁问题更为严重。
[0064]
基于此,本发明的一些实施例提供一种显示面板100及其驱动方法、显示装置1000。该显示面板100还设置有多个转化模块3,通过转化模块3为像素电路1提供独立的恒压信号,对像素电路1的薄膜晶体管进行偏压,改善因薄膜晶体管迟滞现象引起的残影、闪烁等问题,尤其是在低频驱动的显示装置1000中,改善效果更为明显。
[0065]
如图3所示,一些实施例提供一种显示面板100还包括:多个转化模块3,每条数据线l与一列子像素p电连接;每个转化模块3与一条数据线l电连接。转化模块3被配置为在刷新阶段e1向数据线l传输数据信号,在保持阶段e2向数据线l传输恒压信号。
[0066]
在保持阶段e2,恒压信号由转化模块3传输至像素电路1,像素电路1的驱动晶体管受到新的偏置电压,驱动晶体管在恒压信号作用下形成统一的偏压,即所有受到恒压信号作用的晶体管中的电子或者空穴处于均一的偏置状态。这种均一的偏置状态有利于消除子像素p因显示不同画面造成的应力偏差引起的显示亮度差异。尤其子像素p前后两次显示的灰阶相差较大时,例如:子像素p的灰阶从黑至白,电子或者空穴都处于均一的偏置状态,保证了数据写入时,晶体管的特性一致,从而改善了因像素电路1的迟滞引起的显示面板100首帧响应时间慢和短期残影的现象。
[0067]
上述显示面板100中,仅通过设置转化模块3,并控制其在不同阶段向数据线l输出相应的信号,从而数据线l将数据信号或恒压信号传输至像素电路1,转化模块3输出信号共用一根数据线l,实现对像素电路1的薄膜晶体管偏压应力的同时,无需对像素电路1的结构以及多条数据线l设置及连接进行改动,不会增加像素电路1的复杂度,在现有显示面板100的结构基础上,对于像素电路1及数据线l等信号线的制备不会产生额外的工艺和成本。
[0068]
如图4和图5所示:在一些实施例中,显示面板100还包括多条源驱动信号线4和恒压信号线5,多条源驱动信号线4被配置为传输数据信号,恒压信号线5被配置为传输恒压信号。每个转化模块3与一条源驱动信号线4和恒压信号线5电连接。
[0069]
在一些示例中,恒压信号的电压大于数据信号的最大电压和最小电压之间的压差。示例性地,恒压信号的电压为2~10v,例如:恒压信号的电压为2v、5v、或者10v。
[0070]
源驱动信号线4和恒压信号线5分别为像素电路1提供不同的信号,以隔绝两个信号之间相互干扰。
[0071]
在一些实施例中,每个转化模块3包括第一开关31和第二开关32。第一开关31和第二开关32为薄膜晶体管,例如:第一开关31电连接于源驱动信号线4和数据线l之间;第二开关32电连接于恒压信号线5和数据线l之间。通过控制第一开关31和第二开关32的开启或者闭合,可以实现相应的信号输出。
[0072]
在一些实施例中,如图5所示:显示面板100还包括第一开关控制总线6和第二开关控制总线7,第一开关控制总线6与第一开关31电连接,第一开关控制总线6被配置为提供第一开关信号,在第一开关信号的控制下,第一开关31将源驱动信号线4和数据线l导通,从而源驱动信号线4线将数据信号传输至数据线l,进而传输至像素电路1。第二开关控制总线7与第二开关32电连接,第二开关控制总线7被配置为提供第二开关信号,在第二开关信号的控制下,第二开关32将恒压信号线5和数据线l导通,从而源驱动信号线4将恒压信号传输至数据线l,进而传输至像素电路1。
[0073]
其中,第一开关31和第二开关32均为薄膜晶体管,示例性地,第一开关31和第二开关32均为p型晶体管,或者第一开关31为p型晶体管,第二开关32为n型晶体管。例如:第一开关31和第二开关32均为p型晶体管,第一开关31的栅极和第一开关控制总线6电连接,第一开关31的第一极和一条源驱动信号线4电连接,第一开关31的第二极和一条数据线l电连接,在第一开关控制总线6传输的第一开关信号为低电平的情况下,第一开关31导通。第二开关32的栅极和第二开关控制总线7电连接,第二开关32的源极和恒压信号线5电连接,第二开关32的漏极和一条数据线l电连接,在第二开关控制总线7传输的第二开关信号为低电平的情况下,第二开关32导通。上述转化模块3的电路结构,数据信号经第一开关31传输至像素电路1,恒压信号经第二开关32传输至像素电路1,控制第一开关31和第二开关32的导通和截止,可以避免数据信号和恒压信号同时进入像素电路1的情况,尽量避免信号之间产生的干扰现象。
[0074]
在一些实施例中,如图4和图6所示:多个转化模块3、多条源驱动信号线4、恒压信号线5、第一开关控制总线6和第二开关控制总线7位于周边区10b。
[0075]
如图4所示:新增的转化模块3、多条源驱动信号线4、恒压信号线5、第一开关控制总线6和第二开关控制总线7设置于周边区10b,远离显示区10a,显示区10a的整体透过率不受影响,使得位于显示区10a的光识别器件的正常工作不受影响,例如:安装于显示区10a的屏下指纹识别不受影响,并且更有利于显示面板100实现高像素密度(pixels per inch,ppi)。
[0076]
在一些示例中,显示面板100的基底材质包括玻璃,显示面板100包括显示区10a和围绕显示区10a的周边区10b。多个转化模块3、多条源驱动信号线4、恒压信号线5、第一开关控制总线6和第二开关控制总线7设置于周边区10b。例如:多个转化模块3、多条源驱动信号线4、恒压信号线5、第一开关控制总线6和第二开关控制总线7均设置于显示区10a相同的一侧的周边区10b。显示面板100其他侧的周边区10b无需增加新的模块或者走线,边框无需增加尺寸,利于实现窄的边框。
[0077]
在另一些示例中,如图6所示:周边区10b包括弯折区b1和第一非弯折区b2,第一非弯折区b2位于弯折区b1远离显示区10a的一侧,第一非弯折区b2能够通过弯折区b1弯折至显示面板100的非出光侧,多个转化模块3位于第一非弯折区b2。在一些示例中,显示面板100的基底材质包括:聚酰亚胺或饱和聚酯等柔性材料,第一非弯折区b2能够通过弯折区b1
弯折至显示面板100的非出光侧,多个转化模块3、多条源驱动信号线4、恒压信号线5、第一开关控制总线6和第二开关控制总线7位于第一非弯折区b2。转化模块3设置于第一非弯折区b2,且随着弯折区b1的弯折,转化模块3位于显示面板100的非出光侧,从而显示面板100设置有弯折区b1一侧的边框宽度不会受到影响,如此整个显示面板100可实现窄边框的目的。
[0078]
在一些实施例中,扫描信号线g还包括第一扫描信号线g1和第二扫描信号线g2,第一扫描信号线g1被配置为传输第一扫描信号,第二扫描信号线g2被配置为传输第二扫描信号;重置信号线rst包括第一重置信号线rst1和第二重置信号线rst2,第一重置信号线rst1被配置为传输第一重置信号,第二重置信号线rst2被配置为传输第二重置信号。
[0079]
以下示例性的提供一种像素电路1的结构,如图7所示:像素电路1包括:重置子电路11、写入补偿子电路12、发光控制子电路13和驱动子电路14。
[0080]
重置子电路11与第一重置信号线rst1、初始化信号线vint和驱动子电路14电连接,重置子电路11被配置为在第一重置信号线rst1传输的第一重置信号的控制下,将初始化信号线vint传输的初始化信号输入至驱动子电路14。
[0081]
重置子电路11还与第二重置信号线rst2和发光器件2电连接,重置子电路11被配置为在第二重置信号线rst2传输的第二重置信号的控制下,将初始化信号输入至发光器件2。
[0082]
写入补偿子电路12与第一扫描信号线g1、第二扫描信号线g2、数据线l和驱动子电路14电连接,写入补偿子电路12被配置为,在第一扫描信号线g1传输的第一扫描信号和第二扫描信号线g2传输的第二扫描信号的控制下,将数据线l传输的信号写入驱动子电路14,并对驱动子电路14进行阈值电压补偿。
[0083]
驱动子电路14被配置为在发光控制子电路13和写入补偿子电路12的控制下为发光器件2提供驱动电流。
[0084]
发光控制子电路13与使能信号线em、第一电压走线elvdd、驱动电路14以及发光器件2电连接,发光控制子电路13被配置为在使能信号线em的控制下,将第一电压走线elvdd和发光器件2之间的电流通路导通,并将驱动子电路14提供的驱动电流传输至发光器件2。
[0085]
转化模块3的电路结构适用于常见的像素电路1,可对驱动子电路14与数据线l连接的节点进行偏压应力,改善显示面板100的首帧响应慢和残影的问题。如上述像素电路1的电路结构。
[0086]
在一些实施例中还提供了一种像素电路1的电路结构,如图8所示:驱动子电路14包括:第一晶体管t1和存储电容器cst,其中,第一晶体管t1为像素电路1的驱动晶体管,补偿子电路包括:第二晶体管t2和第三晶体管t3,发光控制子电路13包括:第四晶体管t4和第五晶体管t5,重置子电路11包括:第六晶体管t6和第七晶体管t7。
[0087]
第一晶体管t1的控制极与第一节点n1电连接,第一晶体管t1的第一极与第二节点n2电连接,第一晶体管t1的第二极与第三节点n3电连接。
[0088]
存储电容器cst电连接在第二节点n2和第一电压走线elvdd之间。
[0089]
第二晶体管t2的控制极与第一扫描信号线g1电连接,第二晶体管t2的第一极与数据线l电连接,第二晶体管t2的第二极与第一节点n1电连接。
[0090]
第三晶体管t3的控制极与第二扫描信号线g2电连接,第三晶体管t3的第一极与第
二节点n2电连接,第三晶体管t3的第二极与第三节点n3电连接。
[0091]
第四晶体管t4的控制极与使能信号线em电连接,第四晶体管t4的第一极与第一电压走线elvdd电连接,第四晶体管t4的第二极与第一节点n1电连接。
[0092]
第五晶体管t5的控制极与使能信号线em电连接,第五晶体管t5的第一极与第三节点n3电连接,第五晶体管t5的第二极与第四节点n4电连接,第四节点n4与发光器件2电连接。
[0093]
第六晶体管t6的控制极与第一重置信号线rst1电连接,第六晶体管t6的第一极与初始化信号线vint电连接,第六晶体管t6的第二极与第一节点n1电连接。
[0094]
第七晶体管t7的控制极与第二重置信号线rst2电连接,第七晶体管t7的第一极与初始化信号线vint电连接,第七晶体管t7的第二极与第四节点n4电连接。
[0095]
在一些示例中,第一晶体管t1为p型晶体管,第二晶体管t2为p型晶体管,第三晶体管t3为n型晶体管,第四晶体管t4和第五晶体管t5均为p型晶体管,第六晶体管t6为n型晶体管和第七晶体管t7为p型晶体管。
[0096]
在一些实施例中,在第一开关31和第二开关31为薄膜晶体管的情况下,第一开关31和第二开关32可以和像素电路1中的晶体管位于相同膜层,且采用同一道工艺制备形成,从而简化显示面板100的制备工艺。
[0097]
如图9、图10和图11所示:本发明的实施例还提供了一种显示装置1000,该显示装置1000包括上述显示面板100和与该显示面板100电连接的控制芯片200,控制芯片200与恒压信号线5、第一开关控制总线6和第二开关控制总线7电连接,控制芯片200被配置为恒压信号线5提供恒压信号,为第一开关控制总线6提供第一开关信号,为第二开关控制总线7提供第二开关信号。
[0098]
该显示装置1000具有上述显示面板100相同的效果,即:对子像素p的像素电路1进行偏压应力,为下一帧画面刷新时,数据信号写入提供一个均衡、稳定和单一的像素电路1的偏压状态,实现改善画面残影、闪烁以及首帧响应时间慢的问题。
[0099]
该显示装置1000还具有窄边框、显示区10a的像素电路1版图的整体透过率高的优点。
[0100]
此外,该显示装置1000的像素电路1版图设计简单,加工方案成熟可靠,可确保显示装置1000的高良品率和低成本优势。
[0101]
在一些示例中,如图10所示:显示装置1000还包括源驱动芯片,源驱动芯片和多条源驱动信号线4电连接,源驱动芯片被配置为源驱动信号线4提供数据信号。
[0102]
在另一些示例中,如图11所示:控制芯片200集成源驱动模块201和控制模块202。其中,源驱动模块201被配置为源驱动信号线4提供数据信号;控制模块202被配置为恒压信号线5提供恒压信号,为第一开关控制总线6提供第一开关信号,为第二开关控制总线7提供第二开关信号。
[0103]
本发明的实施例还提供了一种显示面板100的驱动方法,如图12所示:显示面板100的显示过程包括多个扫描周期s,每个扫描周期s包括刷新阶段e1和至少一个保持阶段e2。显示面板100的每个子像素p在显示过程中,子像素p的像素电路1在一个扫描周期s内包括一个刷新阶段e1和位于刷新阶段e1之后的至少一个保持阶段e2。像素电路1的刷新阶段e1包含在显示面板100的刷新阶段e1之内,像素电路1的保持阶段e2包含在显示面板100的
保持阶段e2之内。
[0104]
显示面板100的驱动方法包括:在刷新阶段e1,转化模块3向数据线l传输数据信号。在保持阶段e2,所述转化模块3向数据线l传输恒压信号。
[0105]
结合如图12和图13所示的时序信号图,以及图5所示的转化模块3和图8所示的像素电路1,显示面板100的驱动方法包括:在刷新阶段e1期间,第二开关信号为高电平,第二开关32在第二开关信号的控制下,将恒压信号线5和数据线l的电流通路断开;第一开关信号为低电平,第一开关31在第一开关信号的控制下,将源驱动信号线4和数据线l的电流通路导通,从而第一开关31将源驱动信号线4提供的数据信号传输至数据线l。
[0106]
对于每个像素电路1的刷新阶段e1包括初始化阶段e11、数据信号写入阶段e12和发光阶段e13。
[0107]
在初始化阶段e11,重置子电路11在第一重置信号线rst1的控制下,将初始化信号线vint传输的初始化信号写入驱动子电路14;重置子电路11在第二重置信号线rst2的控制下,将初始化信号线vint和发光器件2的电流通路断开。发光控制子电路13在使能信号线em的控制下,断开第一电压走线elvdd和发光器件2之间的电流通路。写入补偿子电路12在第一扫描信号线g1和第二扫描信号线g2的控制下,断开数据线l和驱动子电路14之间的电流通路。
[0108]
在数据信号写入阶段e12,重置子电路11在第一重置信号线rst1的控制下,将初始化信号线vint和驱动子电路14的电流通路断开;重置子电路11在第二重置信号线rst2的控制下,将初始化信号线vint和发光器件2的电流通路断开。写入补偿子电路12在第一扫描信号线g1和第二扫描信号线g2的控制下开启,将数据线l和驱动子电路14之间的电流通路导通,将数据信号写入驱动子电路14,并对驱动子电路14进行阈值电压补偿。
[0109]
在发光阶段e13,写入补偿子电路12在第一扫描信号线g1和第二扫描信号线g2的控制下,将数据线l和驱动子电路14之间的电流通路断开。发光控制子电路13在使能信号线em控制下开启,将第一电压走线elvdd和发光器件2之间的电流通路导通,将驱动子电路14提供的驱动电流传输至发光器件2,发光器件2发光。
[0110]
需要说明的是:在一些示例中,数据信号写入阶段e12中,重置子电路11在第二重置信号的控制下,将初始化信号线vint和发光器件2之间的电流通路导通,初始化信号线vint供应的初始化信号传输至发光器件2。
[0111]
在保持阶段e2,第一开关31将源驱动信号线4和数据线l断开。转化模块3向数据线l传输恒压信号。如图13所示:保持阶段e2包括:第一保持阶段e21和第二保持阶段e22。
[0112]
第一阶段e21,第二开关32将恒压信号线5和数据线l导通,数据线l传输恒压信号至像素电路1。发光控制子电路13在使能信号线em的控制下,将第一电压走线elvdd和发光器件2之间的电流通路断开。重置子电路11在第一重置信号线rst1的控制下,将初始化信号线vint和驱动子电路14之间的电流通路断开。重置子电路11在第二重置信号线rst2的控制下开启,将初始化信号传输至发光器件2。写入补偿子电路12在第一扫描信号线g1和第二扫描信号线g2的控制下开启,将恒压信号写入至驱动子电路14和发光控制子电路13的连接点;发光器件2不发光。
[0113]
第二阶段e22,第二开关32将恒压信号线5和数据线l断开。写入补偿子电路12在第一扫描信号线g1和第二扫描信号线g2的控制下,将数据线l和驱动子电路14之间的电流通
路断开。发光控制子电路13在使能信号线em的控制下,将第一电压走线elvdd和发光器件2之间的电流通路导通,将驱动子电路供应的驱动电流传输至发光器件2,发光器件2发光。
[0114]
在一些示例中,结合如图9所示的像素电路1结合图12所示的时序信号图,以显示面板100的刷新率为1hz为例,对显示面板的驱动方法进行示例性介绍。在一秒内显示面板100的画面刷新一次。如图12所示,像素电路1包括第一晶体管t1、第二晶体管t2、第三晶体管t3、第四晶体管t4、第五晶体管t5、第六晶体管t6和第七晶体管t7,像素电路1的运行过程为:1秒划分为60个帧周期frame,1秒内具有一个扫描周期s,60个帧周期frame包括起始的1个刷新阶段e1和位于刷新阶段e1之后的59个保持阶段e2。
[0115]
刷新阶段e1中包括:初始化阶段e11、数据信号写入阶段e12和发光阶段e13。整个刷新阶段e1中,第一开关31在第一开关信号的控制下,将源驱动信号线4和数据线l之间的电流通路导通,数据信号通过数据线l传输至像素电路1。
[0116]
如图14a所示:初始化阶段e11,第六晶体管t6在第一重置信号线rst1传输的第一重置信号控制下导通,第一节点n1将初始化信号线vint传输的初始化信号输入至第一节点n1。第七晶体管t7在第二重置信号线rst2传输的第二重置信号控制下截止,将初始化信号线vint和发光器件2之间的电流通路断开。第四晶体管t4和第五晶体管t5在使能信号线em传输的使能信号的控制下截止,将第一电压走线elvdd和发光器件2之间的电流通路中断。第二晶体管t2在第一扫描信号线g1传输的第一扫描信号控制下截止,将数据线l和第二节点n2之间的电流通路中断。第三晶体管t3在第二扫描信号线g2传输的第二扫描信号控制下截止,将第一节点n1和第三节点n3之间的电流通路中断。
[0117]
如图14b所示:数据信号写入阶段e12,第六晶体管t6在第一重置信号线rst1传输的第一重置信号控制下截止。第七晶体管t7在第二重置信号线rst2传输的第二重置信号控制下导通,将初始化信号线vint和发光器件2之间的电流通路导通,将初始化信号传输至发光器件2。第二晶体管t2在第一扫描信号线g1传输的第一扫描信号控制下导通,第三晶体管t3在第二扫描信号线g2传输的第二扫描信号控制导通,将数据线l传输的数据信号传输至第一节点n1,且第三晶体管t3将第一晶体管t1的控制极和第二极电连接,将第一晶体管t1的阈值电压写入第一节点n1,在第一节点n1的电压为数据信号的电压与第一晶体管的阈值电压之和时,第一晶体管t1截止,存储电容器cst存储并保持第一节点n1的电压。
[0118]
如图14c所示:发光阶段e13,第七晶体管t7在第二重置信号线rst2传输的第二重置信号控制下截止,第二晶体管t2在第一扫描信号线g1传输的第一扫描信号控制下截止,第三晶体管t3在第二扫描信号线g2传输的第二扫描信号控制下截止。第四晶体管t4和第五晶体管t5在使能信号线em传输的使能信号控制下导通,将第一电压走线elvdd和发光器件2之间的电流通路导通,第一晶体管t1在第一电压走线elvdd和第一节点n1的电压的控制下导通,产生驱动电流,并将驱动电流传输至发光器件,发光器件2发光。
[0119]
保持阶段e2包括:第一阶段和第二阶段,整个保持阶段e2过程中,第一开关31在第一开关控制信号的控制下,将源驱动信号线4和数据线l之间的电流通路断开。
[0120]
如图14d所示:第一阶段e21,第二开关32在第二开关信号的控制下,将恒压信号线5和数据线l之间的电流通路导通,数据线l传输恒压信号。第四晶体管t4和第五晶体管t5在使能信号线em传输的使能信号的控制下截止,将第一电压走线elvdd和发光器件2之间的电流通路中断。第二晶体管t2在第一扫描信号线g1传输的第一扫描信号的控制下导通,将数
据线l和第二节点n2之间的电流通路导通,将恒压信号传输至第二节点n2。第一节点n1电压维持数据信号电压和第一晶体管t1的阈值电压之和,第二节点n2电压为恒压信号的电压。第七晶体管t7在第二重置信号线rst2控制下导通,初始化信号线vint与发光器件2之间电流通路导通,将初始化信号传输至发光器件。
[0121]
如图14e所示:第二阶段e22,第二开关32在第二开关信号的控制下截止,将恒压信号线5和数据线l之间的电流通路断开。第四晶体管t4和第五晶体管t5在使能信号线em传输的使能信号控制下导通,。同时第二晶体管t2在第一扫描信号线g1传输的第一扫描信号的控制下截止,将数据线l和第二节点n2之间的电流通路断开,第一节点n1电压维持数据信号电压和第一晶体管t1的阈值电压之和。第一晶体管t1在第一电压走线elvdd和第一节点n1的电压的控制下导通,产生驱动电流,导通的第四晶体管t4和第五晶体管t5将驱动电流传输至发光器件2,发光器件2发光。第七晶体管t7在第二重置信号线rst2传输的第二重置信号控制下截止。
[0122]
在一些示例中,以显示面板100的刷新率为2hz,最高兼容60hz为例,在一秒内显示面板100的画面刷新两次,一秒内划分为60个帧周期frame。如图15所示:在1秒内,如图8所示的像素电路1的运行过程为:1秒划分为60个帧周期frame,1秒内具有两个扫描周期s,第一个扫描周期s1位于第一帧周期至第三十帧周期内,第一帧周期至第三十帧周期内包括起始的一个刷新阶段e1和位于刷新阶段e1之后的二十九保持阶段e2;第二个扫描周期s2位于第三十一帧周期至第六十帧周期内,第三十一帧周期至第六十个帧周期内包括起始的一个刷新阶段e1和位于刷新阶段e1之后的二十九个保持阶段e2。在每个扫描周期s内,显示面板100的驱动过程如上所述,此处不再赘述。另外,像素电路1在1秒内根据兼容的最高刷新频率的不同,还可具有3个扫描周期s、30个扫描周期s、60个扫描周期s或者120个扫描周期s。
[0123]
在一些实施例中,不同保持阶段e2的恒压信号的电压可以不同。例如,位于刷新阶段e1之后的至少一个保持阶段e2的恒压信号的电压,大于其它保持阶段e2的恒压信号电压。位于刷新阶段e1之前的至少一个保持阶段e2的恒压信号的电压,小于其它保持阶段e2的恒压信号电压。且在相邻两个刷新阶段e1之间的若干保持阶段e2的恒压信号的电压为递减状态。示例性地,如图16所示:1秒内具有一个扫描周期s。在一个扫描周期s内,位于刷新阶段e1后的第一个保持阶段e2的恒压信号的电压,大于该扫描周期s内的其它恒压信号的电压。在一个扫描周期s内,位于最后一个保持阶段e2的恒压信号的电压,小于该扫描周期s内的其它恒压信号的电压。例如:在一个扫描周期s内,位于刷新阶段e1后的第一个保持阶段e2的恒压信号的电压可以为6v、8v或者10v;位于最后一个保持阶段e2的恒压信号的电压可以为2v、4v或者5v;第一个保持阶段e2和最后一个保持阶段e2之间的多个保持阶段e2的恒压信号的电压可以为4v、6v或者8v。通过这样设置,可以根据需要动态调整所需电压,进一步提升显示效果,且节省功耗。
[0124]
刷新阶段e1过程中,数据信号写入驱动子电路14过程中引起的第一晶体管t1特性变化,尤其是子像素p的相邻两帧画面灰阶相差较大时,第一晶体管t1特性变化差异更大。在第一阶段,恒压信号以逻辑高电压供应至第一晶体管t1的第一极,抵消刷新阶段e1过程中晶体管产生的差异性特性变化,保证晶体管的偏压一致,即子像素p的晶体管具有更好均一性,从而改善因迟滞现象引起的显示不良的问题,例如:首帧响应时间慢和短期残影的问题。
[0125]
另外,在一些实施例中,保持阶段e2过程中(例如第一阶段e21),可以将第二扫描信号线g2传输的第二扫描信号的电平设置为第三晶体管t3的开启电平,第三晶体管t3在第二扫描信号线g2传输的第二扫描信号控制下导通,此时第二晶体管t2也为导通状态,从而将数据线l和第二节点n2、第一节点n1之间的电流通路导通,将恒压信号传输至第二节点n2,再传输至第一节点n1。这样恒压信号能够补偿第一节点n1在发光器件2发光时漏电造成的电压损失,使得第一节点n1的电压得以保持,即相当于采用直接补偿数据信号(此时恒压信号充当了数据信号)的方式,补偿第一节点n1的电压,示例性地,恒压信号的电压值与第一节点n1的电压损失值大致相等,从而达到子像素p更好的亮度均一性,改善低频闪烁现象。
[0126]
以上仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。