首页 > 工艺制品 专利正文
一种显示面板和显示装置的制作方法

时间:2022-02-13 阅读: 作者:专利查询

一种显示面板和显示装置的制作方法

1.本发明实施例涉及显示技术领域,尤其涉及一种显示面板和显示装置。


背景技术:

2.有机发光二极管(organic light-emitting diode,oled),具有低功耗、低成本、自发光、宽视角以及响应速度快等优点,成为目前显示领域的研究热点之一。电子显示产品在不同的应用场景中会采用不同的刷新率进行显示,比如采用刷新率较高的驱动方式来驱动显示动态画面,以保证显示画面的流畅性;采用刷新率较低的驱动方式来驱动显示静态画面,以降低功耗。
3.采用有机自发光技术的电子产品在低刷新率下进行显示时,现有的像素电路中驱动晶体管的栅极电位会因为其他开关的漏流问题而产生变化,使得驱动发光元件发光时亮度会出现持续下降之后再上升的问题,导致显示面板的显示亮度不稳定,影响显示效果和用户体验。


技术实现要素:

4.本发明提供一种显示面板和显示装置,以稳定像素电路中驱动晶体管栅极的电位,固定漏电流从而使发光元件亮度保持稳定,改善显示面板的显示效果。
5.第一方面,本发明实施例提供了一种显示面板,包括:
6.像素电路和发光元件;
7.所述像素电路包括驱动模块、复位模块和补偿模块;
8.所述驱动模块用于为所述发光元件提供驱动电流,所述驱动模块包括驱动晶体管,所述驱动晶体管的栅极连接于第一节点;
9.所述复位模块用于为所述驱动晶体管的栅极提供复位信号,所述复位模块包括第一晶体管,所述第一晶体管的一端连接所述第一节点,另一端连接第二节点;
10.所述补偿模块用于补偿所述驱动晶体管的阈值电压,所述补偿模块包括第二晶体管和第三晶体管,所述第二晶体管和所述第三晶体管之间的连接节点为第三节点,所述第二晶体管的另一端连接所述第一节点;
11.所述显示面板包括至少一个刷新帧,在一个刷新帧中,所述像素电路的工作过程包括第一阶段,在所述第一阶段,所述第一晶体管和所述第二晶体管均关断,所述第一节点的电压v1、所述第二节点的电压v2和所述第三节点的电压v3满足:v1-v2=k(v3-v2);其中,k为固定值,且0<k<1。
12.第二方面,本发明实施例还提供了一种显示装置,包括如第一方面任一项所述的显示装置。
13.本实施例中,设置像素电路在第一阶段,第一晶体管和第二晶体管均关断,此时,第一节点的电压v1、第二节点的电压v2和第三节点的电压v3满足:v1-v2=k(v3-v2);其中,k为固定值,且0<k<1,可以保证v1与v2之间的压差小于v3与v2之间的压差,且v1与v2之间
的压差与v3与v2之间的压差的比值为固定值,即第一节点的电压v1在v3与v2之间的比值是固定的,进而使得第一晶体管产生的漏电流和第二晶体管产生的漏电流固定。本发明实施例通过调整第二节点的电压v2和第三节点的电压v3,使得第一节点的电压v1在v3与v2之间的比值固定,可有效调节第二节点和第三节点至第一节点的漏电流,控制节点间晶体管的漏电流的稳定,从而有助于实现对第一节点电位的调节,保证第一节点在发光阶段电位的准确,进而有助于实现发光元件20发光亮度的稳定性和准确性,提高显示面板的显示效果。
附图说明
14.图1为本发明实施例提供的现有显示面板中像素电路的结构示意图;
15.图2为本发明实施例提供的一种显示面板中像素电路和发光元件的结构示意图;
16.图3为本发明实施例提供的一种第一信号和第二信号的时序图;
17.图4为本发明实施例提供的另一种显示面板中像素电路和发光元件的结构示意图;
18.图5为本发明实施例提供的像素电路的驱动信号时序图;
19.图6为本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图;
20.图7为本发明实施例提供的另一种第一信号和第二信号的时序图;
21.图8为本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图;
22.图9为本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图;
23.图10为本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图;
24.图11为本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图;
25.图12为本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
26.下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
27.图1为本发明实施例提供的现有显示面板中像素电路的结构示意图,如图1所示,现有的像素电路10中第一节点n1分别连接驱动晶体管t9的栅极、第一双栅晶体管t12的一端和第二双栅晶体管t23的一端。本领域技术人员可以理解,该像素电路10可包括复位阶段、数据写入阶段和发光阶段,其中,在复位阶段,由第一双栅晶体管t12提供复位信号vref以将第一节点n1的电位复位;在数据写入阶段,由第二双栅晶体管t23向第一节点n1写入数据信号data同时将驱动晶体管t9的阈值电压补偿至第一节点n1的电位中;在发光阶段,驱动晶体管t9利用栅极即第一节点n1存储的且经过阈值补偿的数据信号驱动发光元件20发光。
28.需要注意的是,该像素电路的双栅晶体管中包括有两个子晶体管,由于两个子晶体管之间连接的节点与栅极之间存在寄生电容的原因,当双栅晶体管的栅极接收到扫描信号后,将会影响到两个子晶体管之间连接的节点的电位。示例性的,以第一双栅晶体管t14为p型双栅晶体管为例,第一双栅晶体管t14中的第一晶体管t1和第四晶体管t4之间的连接节点为第二节点n2。在发光阶段,第一双栅晶体管t14的栅极接收第一扫描信号s1(高电平信号)而关断,第二节点n2被抬高,如此,一般情况下会导致第二节点n2的电位大于第一节点n1的电位,使得在此阶段第一晶体管t1发生漏电流,第一节点n1的电位升高。同样的,由于第二扫描信号s2(高电平信号)的作用,会将第三节点n3的电位抬高,导致第三节点n3的电位同样会大于第一节点n1的电位,第二双栅晶体管t23中的第二晶体管t2也会产生漏电流,使得第一节点n1的电位升高。如此可以获知,第一节点n1的电位会由于第二节点n2和第三节点n3的电位的影响,而使得晶体管产生漏电流,从而影响第一节点n1的电位,由于第二节点n2和第三节点n3的电位变化是不确定的,晶体管产生的漏电流也是不固定且不可控的,进而使得第一节点n1的电位也不固定且不可控,如此难以保证发光元件20的发光亮度稳定。
29.基于上述问题,本发明实施例提供了一种显示面板。该显示面板包括:像素电路和发光元件;像素电路包括驱动模块、复位模块和补偿模块;驱动模块用于为发光元件提供驱动电流,驱动模块包括驱动晶体管,驱动晶体管的栅极连接于第一节点;复位模块用于为驱动晶体管的栅极提供复位信号,复位模块包括第一晶体管,第一晶体管的一端连接第一节点,另一端连接第二节点;补偿模块用于补偿驱动晶体管的阈值电压,补偿模块包括第二晶体管和第三晶体管,第二晶体管和第三晶体管之间的连接节点为第三节点,第二晶体管的另一端连接第一节点;显示面板包括至少一个刷新帧,在一个刷新帧中,像素电路的工作过程包括第一阶段,在第一阶段,第一晶体管和第二晶体管均关断,第一节点的电压v1、第二节点的电压v2和第三节点的电压v3满足:v1-v2=k(v3-v2);其中,k为固定值,且0<k<1。
30.本实施例中,设置像素电路10在第一阶段,第一晶体管和第二晶体管均关断,可以认为第一阶段是除复位阶段和数据写入阶段以外的任意一阶段,可以包括发光阶段,此时,第一节点的电压v1、第二节点的电压v2和第三节点的电压v3满足:v1-v2=k(v3-v2);其中,k为固定值,且0<k<1,可以保证v1与v2之间的压差小于v3与v2之间的压差,且v1与v2之间的压差与v3与v2之间的压差的比值为固定值,即第一节点的电压v1在v3与v2之间的比值是固定的,进而使得第一晶体管产生的漏电流和第二晶体管产生的漏电流固定,根据k取值的不同,调整第二节点的电压v2和第三节点的电压v3,使得第一晶体管产生的漏电流与第二晶体管产生的漏电流是稳定且可控的,进而可保证第一节点的电压v1稳定。因此,本发明实施例提供的像素电路在满足v1-v2=k(v3-v2),k为固定值,且0<k<1的关系式的基础上,通过调整第二节点的电压v2和第三节点的电压v3,使得第一节点的电压v1在v3与v2之间的比值固定,可有效调节第二节点和第三节点至第一节点的漏电流,控制节点间晶体管的漏电流的稳定,从而有助于实现对第一节点电位的调节,保证第一节点在发光阶段电位的准确,进而有助于实现发光元件20发光亮度的稳定性和准确性,提高显示面板的显示效果。
31.以上是本发明的核心思想,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本发明保护的范围。
32.图2为本发明实施例提供的一种显示面板中像素电路和发光元件的结构示意图,如图2所示,该显示面板包括:像素电路10和发光元件20;像素电路10包括驱动模块11、复位模块12和补偿模块13;驱动模块11用于为发光元件20提供驱动电流,驱动模块11包括驱动晶体管t9,驱动晶体管t9的栅极连接于第一节点n1;复位模块12用于为驱动晶体管t9的栅极提供复位信号,复位模块12包括第一晶体t1管,第一晶体管t1的一端连接第一节点n1,另一端连接第二节点n2;补偿模块13用于补偿驱动晶体管t9的阈值电压,补偿模块13包括第二晶体管t2和第三晶体管t3,第二晶体管t2和第三晶体管t3之间的连接节点为第三节点n3,第二晶体管t2的另一端连接第一节点n1;显示面板包括至少一个刷新帧,在一个刷新帧中,像素电路10的工作过程包括第一阶段,在第一阶段,第一晶体管t1和第二晶体管t2均关断,第一节点的电压v1、第二节点的电压v2和第三节点的电压v3满足:v1-v2=k(v3-v2);其中,k为固定值,且0<k<1。
33.需要说明的是,第二晶体管t2和第三晶体管t3构成的是双栅晶体管,可以是p型晶体管,向其栅极提供的控制信号为高电平时晶体管关断,低电平时晶体管导通;也可以是n型晶体管,向其栅极提供的控制信号为低电平时晶体管关断,高电平时晶体管导通,本实施例对此不做特殊限定。
34.进一步的,继续参考图2所示,像素电路10还包括数据写入模块16,数据写入模块16用于向驱动晶体管t9的栅极写入数据信号;在一个刷新帧中,像素电路10的工作过程还包括第二阶段;在第二阶段,第二晶体管t2和第三晶体管t3导通,数据写入模块16用于将经驱动晶体管t9的阈值电压vth补偿后的数据信号端提供的数据信号vdata,写入至第一节点n1。
35.本领域技术人员可以理解,数据写入模块16包括第十晶体管t10,数据信号端通过第十晶体管t10与驱动晶体管t9的第一端连接,像素电路10的驱动过程包括初始化(复位)阶段、数据写入阶段和发光阶段,在初始化(复位)阶段,第一扫描信号s1驱动第一晶体管t1导通,复位信号vref写入第一节点n1。数据写入阶段即为上述第二阶段,该阶段位于发光阶段之前,此时,第三扫描信号s3驱动第十晶体管t10导通,同时,第二扫描信号s2驱动第二晶体管t2和第三晶体管t3导通,数据信号vdata依次通过第十晶体管t10、驱动晶体管t9、第三晶体管t3和第二晶体管t2流入第一节点n1,并且,由于第四节点n4的电压为vdata,在第一节点n1的电压达到vdata-vth时(vth为驱动晶体管t9的阈值电压),驱动晶体管t9会关断。也即,在该阶段,第一节点n1写入经过阈值补偿的数据信号为vdata-vth。
36.进一步的,继续参考图2所示,第二节点n2还与第一信号端电连接,第三节点n3还与第二信号端电连接,可以理解的是,在第一阶段,第一晶体管t1和第二晶体管t2均关断,由于第一信号端提供的第一信号vref1给到第二节点n2,使得第二节点n2的电压为v2=vref1,第二信号端提供的第二信号vref2给到第三节点n3,使得第三节点n3的电压为v3=vref2,因此,此时第一节点的电压v1、第二节点的电压v2和第三节点的电压v3满足关系式v1-vref1=k(vref2-vref1),其中,k为固定值,且0<k<1,如此,通过调整给定的第一信号vref1和第二信号vref2,使其满足上述关系式,使得第一节点电压v2位于第一信号vref1和第二信号vref2之间的比值固定,如此,控制第一晶体管t1和第二晶体管t2两端节点间的压差相对稳定,保证晶体管产生的漏电流是固定的,进而保证第一节点n1的电压稳定,有助于控制发光元件20发光亮度的准确,以改善显示面板的显示效果。
37.可选的,图3为本发明实施例提供的一种第一信号和第二信号的时序图,参考图2和图3,在第一阶段t1,第一信号vref1和第二信号vref2在第一阶段电位固定,换言之,在第一阶段t1,第一信号端提供的第一信号vref1和第二信号端提供的第二信号vref2为恒定的电压值。
38.需要说明的是,在不同刷新帧中,第一信号vref1和第二信号vref2分别可以是不同的电压值,原因在于不同刷新帧发光元件20的亮度可能是不同的,第一节点的电压v1写入的数据信号就会不同,如此为了满足关系式v1-vref1=k(vref2-vref1),需要调整给定的第一信号vref1和第二信号vref2,以固定晶体管产生的漏电流,进而保证第一节点n1的电压的稳定。
39.可选的,在一个刷新帧的第一阶段,第一信号vref1与第二信号vref2满足:vdata
’‑
vth-vref1=k(vref2-vref1);其中,k为固定值,且0<k<1,vdata’为在当前刷新帧的第二阶段数据信号端提供的数据信号。
40.具体的,在一个刷新帧的第二阶段,数据写入模块16将数据信号端提供的数据信号vdata’写入到第一节点n1,最终使得第一节点n1的电压v1=vdata
’–
vth,如此在第二阶段结束后,进入第一阶段,此时,第一信号端提供的第一信号vref1给到第二节点n2,使得第二节点n2的电压为v2=vref1,第二信号端提供的第二信号vref2给到第三节点n3,使得第三节点n3的电压为v3=vref2,根据数据信号端提供的数据信号vdata’,调整第一信号vref1和第二信号vref2的给定,使得满足关系式vdata
’‑
vth-vref1=k(vref2-vref1),其中,k为固定值,且0<k<1,如此,在每一个刷新帧中,根据当前写入第一节点n1的数据信号vdata’的不同,调整第一信号vref1和第二信号vref2的电压值,可保证每一个刷新帧中,都能对第一节点的电压v1进行有效补偿,使得节点间晶体管产生的漏电流稳定,进而控制第一节点电压v1的稳定,有助于稳定发光元件20的发光亮度,实现准确发光,从而提高显示面板的显示效果。优选的,在第一晶体管t1和第二晶体管t2具有相同的等效电阻时,设置k值为1/2,可保证第一节点n1的电压v1稳定在vdata
’–
vth,避免了第二节点n2的电压和第三节点n3的电压的变化对第一节点n1的电压的影响,使得发光元件20的发光亮度更加准确。
41.此外,可选的,任意两个刷新帧中,第一信号vref1与第二信号vref2保持不变,且在第一阶段满足:vdate
”‑
vth-vref1=k(vref2-vref1);其中,k和vdata”均为固定值,且0<k<1,vdata
”‑
vth为第一节点的电压v1的虚拟设定值。
42.其中,虚拟设定值为根据实际工况人为假定的值,根据该假定的值便于进行运算分析和控制设计,以简化控制结构及降低电路设计难度。
43.具体的,设置显示面板在画面显示的任意刷新帧中,第一阶段给定的第一信号vref1和第二信号vref2均保持不变,并且第一信号vref1和第二信号vref2是通过将第一节点的电压v1设定为虚拟设定值vdata
”‑
vth,根据关系式vdate
”‑
vth-vref1=k(vref2-vref1)计算得到的,如此,根据实际情况选择合适的第一信号vref1和第二信号vref2分别作为第一阶段内第二节点n2和第三节点n3提供的信号,可保证在任意刷新帧内,通过设定第一信号vref1和第二信号vref2与其他刷新帧中设定的值一致,使得信号简单且控制电路结构简单,同时,该信号均能实现对每一刷新帧中第一节点电压v1的有效补偿,使得第一晶体管t1的漏电流和第二晶体管t2的漏电流均能得到有效的控制且保持稳定,如此,保证第一节点n1的电压的稳定,有助于提高发光亮度的准确性,改善显示面板的显示效果。
44.进一步的,在任意一个刷新帧中,发光元件20的灰度值在区间[g1,g2]内,以vdata”作为数据信号端提供的数据信号时,发光元件20的灰度值在区间[(g1+g2)/2,g2]内。
[0045]
本领域技术人员可以理解,每一个像素对应有一个灰度值,可以认为是发光元件20的亮度,灰度值越高发光元件20的亮度就越高,同时,发光元件20就越偏向于高灰阶,在高灰阶时,由于漏电流变化引起的发光元件20亮度的变化比较明显,因此,需要对发光元件20处于高灰阶时,第一节点n1的电压进行补偿,减小节点间晶体管的漏电流,使得第一节点n1的电压保持稳定,避免发光元件20的亮度受到影响。
[0046]
具体的,发光元件20的灰度值在区间[(g1+g2)/2,g2]内时,表示该发光元件20的灰度值处于区间[g1,g2]的上半区,也即发光元件20处于高灰阶区间,而选取第一节点n1的电压v1的虚拟设定值满足发光元件20的灰度值在区间[(g1+g2)/2,g2]内,实质是假设数据信号端提供了数据信号vdata”,发光元件20的发光亮度处于区间[(g1+g2)/2,g2]内的一高灰阶值。由此,以该虚拟设定的数据信号vdata”以及关系式vdate
”‑
vth-vref1=k(vref2-vref1)计算获得的第一信号vref1和第二信号vref2,则能够满足发光元件20在该高灰阶值时节点间晶体管的漏电流有效控制和稳定,使第一节点n1的电压稳定。此外,对于其他灰阶尤其高灰阶的刷新帧而言,该第一信号vref1和第二信号vref2一定程度上也能实现对漏电流的控制,保证第一节点n1的相对稳定,从而有助于准确驱动发光元件20发光。
[0047]
示例性的,以发光元件20的灰度值区间为[0,255],设定以vdata”作为数据信号端提供的数据信号时,发光元件20的灰度值为186nit,处于区间[128,255]内,即数据信号端提供的数据信号vdata”为第一节点n1的电压写入值,即v1=vdata
”‑
vth,进而根据关系式vdate
”‑
vth-vref1=k(vref2-vref1)得到第一信号vref1和第二信号vref2,并将其作为任意刷新帧中,第一阶段提供给第二节点n2和第三节点n3的信号。此时,该第一信号vref1和第二信号vref2可以保证在灰度值为186nit的刷新帧中有效控制节点间晶体管的漏电流,稳定第一节点n1的电位。同时,对其他灰度值的刷新帧,也能一定程度上做到漏电流补偿,达到稳定漏电流的目的。
[0048]
可选的,图4为本发明实施例提供的另一种显示面板中像素电路和发光元件的结构示意图,如图4所示,复位模块12连接于复位信号端vref与驱动晶体管t9的栅极之间,复位信号端复用为第一信号端;像素电路10还包括第二信号输入控制模块18,第二信号输入控制模块18连接于第三节点n3和第二信号端之间,第二信号输入控制模块18在第一阶段之前导通。
[0049]
具体的,设置复位信号端复用为第一信号端,即复位信号端提供的复位信号vref在第一阶段作为第一信号vref1提供给第二节点n2,以简化电路布线。同时,设置第二信号输入控制模块18在导通时,第二信号端为第三节点n3提供第二信号vref2,第二信号vref2具体的电压值可根据复位信号端提供的复位信号vref进行确定,使其满足v1-vref=k(vref2-vref),其中,其中,k为固定值,且0<k<1,优选的,在第一晶体管t1和第二晶体管t2具有相同的等效电阻时,k为1/2,如此,使得第一节点n1的电压保持稳定不变,保证发光元件20发光亮度的准确性。
[0050]
需要说明的是,第二信号输入控制模块18可以通过扫描信号s6控制导通,且在第一阶段之前导通,如此,保证电路工作状态进入第一阶段时,第二信号端为第三节点n3提供
第二信号vref2是稳定的,避免第二信号输入控制模块18导通瞬间对第三节点n3的电位产生影响。
[0051]
进一步可选的,继续参考图4所示,第二信号输入控制模块18包括第六晶体管t6,第六晶体管t6的一端连接第三节点n3,另一端连接第二信号端vref2;像素电路10还包括发光控制模块14,发光控制模块14包括第一发光控制单元141和第二发光控制单元142,第一发光控制单元141、驱动模块11、第二发光控制单元142和发光元件20依次串联于第一电源端pvdd和第二电源端pvee;第一发光控制单元141包括第七晶体管t7,第二发光控制单元142包括第八晶体管t8,第七晶体管t7和第八晶体管t8的栅极与发光控制信号端连接;第六晶体管t6的栅极连接发光控制信号端。
[0052]
具体的,第二信号输入控制模块18包括第六晶体管t6,控制第六晶体管t6导通的扫描信号s6可以由发光控制信号端提供,如此可简化电路布线。
[0053]
图5为本发明实施例提供的像素电路的驱动信号时序图,结合图4和图5,对本发明实施例中像素电路的功能模块和驱动过程进行介绍。本领域技术人员可以理解,该像素电路10还包括初始化模块15,该初始化模块15包括第十一晶体管t11,第七晶体管t7的一端连接初始化信号端vini,另一端连接发光元件20的阳极,示例性的,该像素电路10中的晶体管均采用p型晶体管,向其栅极提供的控制信号为高电平时晶体管关断,低电平时晶体管导通。
[0054]
在初始化(复位)阶段ta,第一扫描信号s1由高电平跳变为低电平,此时,第一晶体管t1导通,复位信号vref写入第一节点n1,同时,第四扫描信号s4由高电平跳变为低电平,此时第十一晶体管t11导通,初始化信号vini写入发光元件20的阳极,以避免上一帧写入的电压信号的影响。
[0055]
在数据写入(阈值抓取)阶段tb,第三扫描信号s3由高电平跳变为低电平,此时第十晶体管t10导通,同时,第二扫描信号s2由高电平跳变为低电平,此时第二晶体管t2和第三晶体管t3导通,数据信号vdata依次通过第十晶体管t10、驱动晶体管t9和第三晶体管t3和第二晶体管t2流入第一节点n1,并且,由于第四节点n4的电压为vdata,在第一节点n1的电压达到vdata-vth时,驱动晶体管t9会关断。
[0056]
在发光阶段tc,发光控制信号em由高电平跳变为低电平,此时第七晶体管t7和第八晶体管t8导通,由第一电源电压信号端pvdd至第二电源电压信号端pvee之间形成通路,发光元件20发光,且发光电流的大小受驱动晶体管t9栅极电位控制,同时,发光控制信号em还为第六晶体管t6的栅极提供低电平信号,使得第六晶体管t6导通,进而将第二信号vref2提供给第三节点n3,进一步的,第二信号vref2的电压值可根据复位信号端(即第一信号端)提供给第二节点n2的第一信号vref1确定,以使得第一节点的电压v1、第一信号vref1和第二信号vref2满足关系式v1-vref1=k(vref2-vref1),其中,k为固定值,且0<k<1,如此保证第一晶体管t1产生的漏电流和第二晶体管t2产生的漏电流是稳定且可控的,进而保证第一节点电压v1的稳定。
[0057]
在另一实施例中,图6为本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图,如图6所示,复位模块12还包括第四晶体管t4,第四晶体管t4和第一晶体管t1的连接节点为第二节点n2,换言之,第一晶体管t1和第四晶体管t4构成双栅晶体管,由第一扫描信号s1同时控制第一晶体管t1和第四晶体管t4的导通或关断。
[0058]
此外,像素电路10还包括第一信号输入控制模块17,第一信号输入控制模块17连接于第二节点n2和第一信号端vref1之间,第一信号输入控制模块17在第一阶段之前导通。
[0059]
具体的,设置第一信号输入控制模块17在导通时,第一信号端为第二节点n2提供第一信号vref1,同时,在第二信号输入控制模块18在导通时,第二信号端为第三节点n3提供第二信号vref2,且第一信号输入控制模块17和第二信号输入控制模块18均在第一阶段之前导通,以保证电路工作状态进入第一阶段时,第一信号端为第二节点n2提供第一信号vref1以及第二信号端为第三节点n3提供第二信号vref2均是稳定的,避免信号输入控制模块导通瞬间对节点电位产生影响。如此,根据提供的第一信号vref1和第二信号vref2,使其满足关系式v1-vref=k(vref2-vref),优选的,在第一晶体管t1和第二晶体管t2具有相同的等效电阻时,k为1/2,如此,使得第一晶体管t1产生的漏电流和第二晶体管t2产生的漏电流是稳定的,且第一节点电压v1保持稳定,进而保证发光元件20发光亮度的准确,避免出现亮度闪烁。
[0060]
进一步可选的,继续参考图6所示,复位信号端复用为第一信号端,即复位信号端提供的复位信号vref在第一阶段作为第一信号vref1提供给第二节点n2,如此,可以简化电路结构和布线。
[0061]
此外,继续参考图6所示,第一信号输入控制模块17包括第五晶体管t5,第五晶体管t5的一端连接第二节点n2,另一端连接第一信号端;第二信号输入控制模块18包括第六晶体管t6,第六晶体管t6的一端连接第三节点n3,另一端连接第二信号端,如此,通过控制第五晶体管t5导通,可以将第一信号端提供的第一信号vref1写入第二节点n2,同时,通过控制第六晶体管t6导通,可以将第二信号端提供的第二信号vref2写入第三节点n3。
[0062]
进一步的,继续参考图6所示,第五晶体管t5和/或第六晶体管t6的栅极连接发光控制信号端,如此,像素电路开始进入发光阶段工作瞬间,发光控制信号em在控制第七晶体管t7和第八晶体管t8导通的同时,还会控制第五晶体管t5和/或第六晶体管t6的导通,以使第一信号端提供的第一信号vref1和第二信号端提供的第二信号vref2分别写入第二节点n2和第三节点n3,进而控制第一晶体管t1和第二晶体管t2产生的漏电流是稳定,从而保证第一节点n1的电压的稳定。
[0063]
具体的,在发光阶段,发光控制信号em可以只给第五晶体管t5的栅极提供电压,使得第五晶体管t5导通,此时,第六晶体管t6已由第六扫描信号s6控制导通,如此,第一信号端提供的第一信号vref1给到第二节点n2,且第一信号vref1的电压值可根据第三节点n3的电压vref2进行调整,使得第一节点的电压v1、第二节点的电压v2和第三节点的电压v3满足关系式v1-vref1=k(vref2-vref1),其中,k为固定值,且0<k<1,如此,使得第一节点n1与第二节点n2之间的漏电流以及第三节点n3与第一节点n1之间的漏电流相对稳定,进而稳定第一节点的电压v1。
[0064]
同样的,在发光阶段,发光控制信号em可以只给第六晶体管t6的栅极提供电压,使得第六晶体管t6导通,此时,第五晶体管t5已由第五扫描信号s5控制导通,如此,第二信号端提供的第二信号vref2给到第三节点n3,且第二信号vref2的电压值可根据第二节点n2的电压vref1进行调整,使得第一节点的电压v1、第二节点的电压v2和第三节点的电压v3满足关系式v1-vref1=k(vref2-vref1),其中,k为固定值,且0<k<1,如此,使得第一节点n1与第二节点n2之间的漏电流以及第三节点n3与第一节点n1之间的漏电流相对稳定,进而稳定
第一节点的电压v1。
[0065]
又或者,在发光阶段,发光控制信号em可以同时给第五晶体管t5和第六晶体管t6的栅极提供电压,来同时控制第五晶体管t5、第六晶体管t6以及发光控制模块14中的晶体管的导通,以保证第一节点n1的电压的稳定,避免影响发光元件20的发光亮度。
[0066]
可选的,第一信号vref1和第二信号vref2在第一阶段电位同步变化,换言之,在第一阶段,第一信号端提供的第一信号vref1和第二信号端提供的第二信号vref2为变化的电压值。
[0067]
具体的,图7为本发明实施例提供的另一种第一信号和第二信号的时序图,如图7所示,在第一阶段t1,第一信号vref1的电位和第二信号vref2的电位可以是同步变化,根据k值的不同,两个信号变化的速率不同,以k为1/2为例,当第一信号vref1的电位逐渐增大(或减小)时,第二信号vref2需要同步地逐渐减小(或增大),且两者变化的斜率相同,以保证第一节点电压v1的稳定不变,进而保证发光元件20的亮度稳定不变。
[0068]
在另一实施例中,可选的,第二节点n2还与第一信号端电连接,在第一阶段,第一信号端提供的第一信号vref1满足:v1-vref1=k(v3-vref1);其中,k为固定值,且0<k<1;或者,第三节点n3还与第二信号端电连接,在第一阶段,第二信号端提供的第二信号vref2满足:v1-v2=k(vref2-v2);其中,k为固定值,且0<k<1。
[0069]
具体的,图8为本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图,图9为本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图,参考图8和图9所示,第一信号端提供的第一信号vref1给第二节点n2,其具体电压值可根据第三节点n3的电压v3进行设定,使其满足v1-vref1=k(v3-vref1),并通过设定k值实现控制第一节点电压v1的稳定;或者,第二信号端提供的第二信号vref2给第三节点n3,其具体电压值可根据第二节点n2的电压v2进行设定,使其满足v1-v2=k(vref2-v2),并通过设定k值实现控制第一节点电压v1的稳定,从而有助于驱动发光元件20准确发光。
[0070]
可选的,第一信号vref1在第一阶段电位随第三节点的电位同步变化,或者,第二信号vref2在第一阶段电位变化随第二节点的电位同步变化。换言之,第一信号vref1可以是根据第三节点的电压v3的变化而实时变化的,或者,第二信号vref2可以是根据第二节点的电压v2的变化而实时变化的,如此,使得第一节点的电压v1不会因第三节点的电压v3或者第二节点的电压v2的变化而受到影响,保证第一节点的电压v1的稳定不变,进而保证发光元件20发光亮度的准确性。
[0071]
进一步的,在第一阶段,第一信号vref1电位逐渐减小,或者,在第一阶段,第二信号vref2电位逐渐减小。
[0072]
示例性的以第一晶体管t1、第二晶体管t2和第三晶体管t3为p型晶体管而言,参考图8所示,在发光阶段,第二晶体管t2和第三晶体管t3接收第二扫描信号s2(高电平信号)而关断,如此,第三节点n3的电位被抬高,即v3逐渐增大,为保证第一节点n1的电压v1在第三节点的电压v3与第二节点的电压v2之间的比值不变,需要降低第二节点n2的电压v2,即第一信号端提供的第一信号vref1的电位需要逐渐减小,以保持第一节点的电压v1的稳定不变,避免发光元件20的亮度出现闪烁,影响显示面板的显示效果。
[0073]
同理,参考图9所示,在发光阶段,第一晶体管t1接收第一扫描信号s1(高电平信号)而关断,如此,第三节点n3的电位被抬高,即v3逐渐增大,则需要使第二信号vref2电位
逐渐减小,以保持第一节点的电压v1的稳定不变,避免发光元件20的亮度出现闪烁,影响显示面板的显示效果。
[0074]
进一步的,在一个刷新帧的第一阶段,第一信号vref1满足:vdata1
’‑
vth-vref1=k(v3-vref1);其中,k为固定值,且0<k<1,vdata1’为在当前刷新帧的第二阶段数据信号端提供的数据信号;或者,在一个刷新帧的第一阶段,第二信号vref2满足:vdata2
’‑
vth-v2=k(vref2-v2);其中,k为固定值,且0<k<1,vdata2’为在当前刷新帧的第二阶段数据信号端提供的数据信号。
[0075]
具体的,由于晶体管阈值电压的存在,数据信号vdata1’写入到第一节点n1后,第一节点的电压v1=vdata1
’‑
vth,或者数据信号vdata2’写入到第一节点n1后,第一节点的电压v1=vdata2
’‑
vth,如此,对于图8中的第一信号vref1需要满足关系式vdata1
’‑
vth-vref1=k(v3-vref1),其中,k为固定值,且0<k<1,可保证第一晶体管t1的漏电流和第一晶体管t1的漏电流的相对稳定。同理,对于图9中的第二信号vref2需要满足关系式vdata2
’‑
vth-v2=k(vref2-v2),其中,k为固定值,且0<k<1。如此,在每一个刷新帧中,根据当前写入第一节点n1的数据信号vdata’的不同,调整第一信号vref1或第二信号vref2的电压值,可保证每一个刷新帧中,都能对第一节点的电压v1进行有效补偿,使得节点间晶体管产生的漏电流稳定,进而控制第一节点电压v1的稳定,有助于稳定发光元件20的发光亮度,实现准确发光,从而提高显示面板的显示效果。
[0076]
优选的,在第一晶体管t1和第二晶体管t2具有相同的等效电阻时,设置k值为1/2,可保证第一节点n1的电压v1稳定在vdata1
’–
vth或者vdata2
’‑
vth,避免了第二节点n2的电压和第三节点n3的电压的变化对第一节点n1的电压的影响。
[0077]
此外,可选的,任意两个刷新帧中,第一信号vref1保持一致且在第一阶段满足:vdata1
”‑
vth-vref1=k(v3-vref1);其中,k为固定值,且0<k<1,vdata1
”‑
vth为第一节点的电压v1的虚拟设定值;或者,任意两个刷新帧中,第二信号vref2保持一致且在第一阶段满足:vdata2
”‑
vth-v2=k(vref2-v2);其中,k为固定值,且0<k<1,vdata1
”‑
vth为第一节点的电压v1的虚拟设定值。
[0078]
具体的,通过设置显示面板在画面显示的任意刷新帧中,第一阶段给定的第一信号vref1或者第二信号vref2均是一致的,并根据实际情况选择合适的第一信号vref1或者第二信号vref2分别作为第一阶段内第二节点n2以及第三节点n3提供的信号,如此可保证在任意刷新帧内,通过设定第一信号vref1或第二信号vref2与其他刷新帧中设定的值一致,使得信号简单且控制电路结构简单,同时,该信号均能实现对每一刷新帧中第一节点电压v1的有效补偿,使得第一晶体管t1的漏电流和第二晶体管t2的漏电流均能得到有效的控制且保持稳定,如此,保证第一节点n1的电压的稳定,有助于提高发光亮度的准确性,改善显示面板的显示效果。
[0079]
进一步可选的,在任意一个刷新帧中,发光元件20的灰度值在区间[g1,g2]内;以vdata1”或vdata2”作为数据信号端提供的数据信号时,发光元件的灰度值在区间[(g1+g2)/2,g2]内,如此,能够满足发光元件20在该高灰阶值时节点间晶体管的漏电流有效控制和稳定,使第一节点n1的电压稳定。此外,对于其他灰阶尤其高灰阶的刷新帧而言,由vdata1”或vdata2”计算得到的第一信号vref1或第二信号vref2一定程度上也能实现对漏电流的控制,保证第一节点n1的相对稳定,从而有助于准确驱动发光元件20发光。。
[0080]
进一步的,继续参考图8所示,像素电路10还包括第一信号输入控制模块17,第一信号输入控制模块17连接于第二节点n2和第一信号端之间,第一信号输入控制模块17在第一阶段之前导通。以及,参考图9所示,像素电路10还包括第二信号输入控制模块18,第二信号输入控制模块18连接于第三节点n3和第二信号端之间,第二信号输入控制模块18在第一阶段之前导通,如此,通过第五扫描信号s5控制第一信号输入控制模块17在第一阶段之前导通,或者通过第六扫描信号s6第二信号输入控制模块18在第一阶段之前导通,来控制第一信号vref1或第二信号vref2的写入,避免信号输入控制模块导通瞬间对第二节点n2的电位或第三节点n3的电位产生影响,进而保证第一节点电压v1的稳定,从而驱动发光元件20发光亮度稳定。
[0081]
可选的,图10为本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图,图11为本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图,如图10和图11所示,第一信号输入控制模块17包括第五晶体管t5,第五晶体管t5的一端连接第二节点n2,另一端连接第一信号端;第二信号输入控制模块18包括第六晶体管t6,第六晶体管t6的一端连接第三节点n3,另一端连接第二信号端,如此,第五扫描信号s5通过给第五晶体管t5的栅极提供电压来控制其导通或关断,第六扫描信号s6通过给第六晶体管t6的栅极提供电压来控制其导通或关断。
[0082]
进一步可选的,继续参考图10和图11所示,像素电路10还包括发光控制模块14,发光控制模块14包括第一发光控制单元141和第二发光控制单元142,第一发光控制单元141、驱动模块11、第二发光控制单元142和发光元件20依次串联于第一电源端pvdd和第二电源端pvee;第一发光控制单元141包括第七晶体管t7,第二发光控制单元142包括第八晶体管t8,第七晶体管t7和第八晶体管t8的栅极与发光控制信号端连接;第五晶体管t5或第六晶体管t6的栅极连接发光控制信号端。
[0083]
具体的,像素电路10开始进入发光阶段工作瞬间,发光控制信号em在控制第七晶体管t7和第八晶体管t8导通的同时,还会控制第五晶体管t5或第六晶体管t6的导通,以使第一信号端提供的第一信号vref1和第二信号端提供的第二信号vref2分别写入第二节点n2和第三节点n3,进而控制第一晶体管t1和第二晶体管t2产生的漏电流是稳定的,使得第一节点n1的电压v1保持稳定,从而有助于驱动发光元件20准确发光。
[0084]
在上述的各种实施例的基础上,作为一种优选的方案,第一晶体管t1和第二晶体管t2的等效电阻相同,k=1/2,具体的,第一晶体管t1和第二晶体管t2采用相同的晶体管,如此两个晶体管具有相同的等效电阻,由于晶体管产生的漏电流只与晶体管两端节点的电压差相关,进而,设置k为1/2,使得v1与v2的电压差为v3与v2的电压差的一半,即v1与v2的电压差与v3与v1的电压差相同,如此保证第一晶体管t1的漏电流和第二晶体管t2的漏电流相同,且第一晶体管t1的漏电流流向和第二晶体管t2的漏电流流向为同一方向,即由第三节点流向第一节点或者由第一节点流向第三节点,如此保证第一节点n1的电压稳定不变。
[0085]
本发明实施例还提供了一种显示装置,图12为本发明实施例提供的一种显示装置的结构示意图,参考图12,其中,显示装置2可包括上述实施例提供的任意一种显示面板1。并且,由于该显示装置采用上述的显示面板制成,故而具有上述显示面板的相同或相应的技术效果。需要说明的是,该显示装置还包括其他用于支持显示装置正常工作的器件。具体地,该显示装置可以是手机、平板、电脑、电视、可穿戴智能设备等,本发明实施例不做限制。
[0086]
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。