1.本发明实施例涉及显示技术领域,尤其涉及一种像素电路和显示面板。
背景技术:2.随着显示技术的发展,显示面板的功耗问题已越来越引起关注。
3.现有显示面板中,通常包括像素电路和发光器件,通过像素电路向发光器件提供驱动电流来驱动发光器件发光。在控制发光器件熄灭时,需要向像素电路中驱动晶体管提供黑态电压来使像素电路无法点亮发光器件。
4.黑态电压与发光器件的阳极节点处的总电容大小相关,现有像素电路中阳极节点处的总电容较小,使得黑态电压较大,造成显示面板功耗较大。
技术实现要素:5.本发明提供一种像素电路和显示面板,以实现降低驱动像素电路的黑态电压,节省显示面板的功耗。
6.第一方面,本发明实施例提供了一种像素电路,包括:驱动模块、电容补偿模块、第一电源电压输入端、第二电源电压输入端和驱动电流输出端,驱动电流输出端连接至少一个发光器件;
7.驱动模块通过像素电路的驱动电流输出端连接发光器件的第一极,驱动模块、发光器件连接在第一电源电压输入端和第二电源电压输入端之间;
8.电容补偿模块包括至少一个补偿电容,补偿电容的第一极板与发光器件的第一极电连接,补偿电容的第二极板接入固定电压;
9.其中,在像素电路的平面拓扑结构中,补偿电容位于第一极节点远离驱动模块的一侧,和/或位于第一极节点靠近电源线的一侧,电源线连接第一电源电压输入端;其中第一极节点包括驱动电流输出端与发光器件第一极之间的至少部分连接线。
10.可选的,电容补偿模块包括第一补偿电容,第一补偿电容的第一极板与发光器件的第一极电连接,第一补偿电容的第二极板与第一电源电压输入端电连接;
11.可选的,在像素电路的平面拓扑结构中,第一补偿电容位于第一极节点靠近电源线的一侧。
12.可选的,像素电路还包括初始化模块和初始化电压输入端,初始化电压输入端连接初始化信号线,初始化模块用于在初始化阶段将初始化电压写入到驱动模块的控制端和/或发光器件的第一极;
13.可选的,在像素电路的平面拓扑结构中,电容补偿模块还包括第二补偿电容,第二补偿电容的第一极板与发光器件的第一极电连接,第二补偿电容的第二极板与初始化电压输入端电连接;
14.第二补偿电容位于第一极节点远离驱动模块的一侧。
15.可选的,像素电路还包括数据写入模块,数据写入模块用于在数据写入阶段将数
据电压写入到驱动模块的控制端;
16.可选的,像素电路还包括发光控制模块,发光控制模块用于控制第一电源电压输入端与驱动模块的第一端和/或驱动模块的第二端与发光器件的第一极之间的导通状态;
17.可选的,发光控制模块包括第一发光控制晶体管和第二发光控制晶体管,第一发光控制晶体管连接在第一电源电压输入端和驱动模块的第一端之间,第二发光控制晶体管的第一极与驱动模块的第二端电连接,第二发光控制晶体管的第二极与发光器件的第一极电连接,第二发光控制晶体管的第二极作为驱动电流输出端;
18.可选的,驱动模块包括驱动晶体管,像素电路还包括阈值电压补偿模块,阈值电压补偿模块用于在数据写入阶段将包含驱动晶体管的阈值电压的信息写入到驱动晶体管的栅极;
19.可选的,像素电路还包括存储模块,存储模块用于存储驱动模块的控制端电压。
20.第二方面,本发明实施例还提供了一种显示面板,包括权利要求第一方面的像素电路。
21.可选的,显示面板包括基底;
22.位于基底一侧的像素电路层,像素电路层包括多个像素电路;
23.位于像素电路层远离基底一侧的像素限定层,像素限定层包括多个开口;
24.发光器件层,发光器件层包括至少两种不同颜色的发光器件,发光器件的发光层位于开口中;
25.可选的,像素电路层包括在基底的一侧层叠设置的有源层、第一金属层、第二金属层和第三金属层;
26.第一金属层包括发光控制信号线,发光控制信号线与发光控制模块的控制端电连接;第二金属层包括初始化信号线,初始化信号线与初始化输入端电连接;第三金属层包括电源线;
27.发光控制信号线和初始化信号线沿第一方向延伸,电源线沿第二方向延伸,第一方向与第二方向相交;第一极节点位于连接发光控制信号线和发光控制信号线远离其连接的像素电路中的驱动模块一侧相邻的初始化信号线之间;
28.可选的,至少两种不同发光颜色的发光器件的对应的开口大小不同。
29.可选的,不同发光颜色的发光器件所连接的像素电路不同;
30.不同发光颜色的发光器件所连接的像素电路中电容补偿模块所包括的各补偿电容的总电容值相等;
31.或者,至少两种不同发光颜色的发光器件所连接的像素电路中电容补偿模块所包括的各补偿电容的总电容值不相等;优选的,发光器件对应的开口越大,发光器件所连接的像素电路中电容补偿模块的各补偿电容的总电容值越小;或者,像素电路和发光器件均阵列排布,至少两种发光颜色的发光器件位于同一列,显示面板还包括多条沿第二方向延伸的数据线,其中受连接相同数据线的像素电路驱动的不同发光颜色的发光器件中,发光器件对应的开口越大,发光器件所连接的像素电路中电容补偿模块所包括的补偿电容的总电容值越小。
32.可选的,第二金属层还包括第一金属部,第一金属部位于连接发光控制信号线和发光控制信号线远离其连接的像素电路中的驱动模块一侧相邻的初始化信号线之间,第一
金属部靠近第一极节点的一端与第一极节点电连接;
33.有源层包括第一有源部,第一有源部靠近电源线的一侧与电源线电连接;第一金属部与第一有源部交叠形成第一补偿电容;
34.优选的,第三金属层还包括第二金属部,第一金属部通过第二金属部与第一极节点电连接。
35.可选的,像素电路层还包括第三金属层远离基底一侧的第四金属层;第四金属层包括第三金属部,第三金属部位于发光控制信号线远离其所连接的像素电路中的驱动模块的一侧,第三金属部的至少部分与初始化信号线交叠形成第二补偿电容;
36.可选的,第三金属部包括沿第一方向延伸的第一子金属部和沿第二方向延伸的第二子金属部,第一子金属部与初始化信号线交叠形成第二补偿电容,第二子金属部连接第一子金属部和第一极节点。
37.可选的,显示面板包括第一颜色发光器件、第二颜色发光器件和第三颜色发光器件,其中第一颜色发光器件的对应的开口小于第二颜色发光器件对应的开口,第二颜色发光器件对应的开口小于第三颜色发光器件对应的开口;
38.第一颜色发光器件所连接的像素电路中的电容补偿模块包括第一补偿电容和第二补偿电容;第二颜色发光器件所连接的像素电路和第三颜色发光器件所连接的像素电路中的电容补偿模块均包括第一补偿电容和第二补偿电容中的一个,且第二颜色发光器件所连接的像素电路中电容补偿模块所包括补偿电容的电容值大于第三颜色发光器件所连接的像素电路中电容补偿模块所包括补偿电容的电容值。
39.本发明实施例提供的像素电路和显示面板,通过设置电容补偿模块包括至少一个补偿电容,补偿电容的第一极板与发光器件的第一极连接,补偿电容的第二极板接入固定电压,相当于增大了第一极节点与像素电路内部结构的耦合电容或者第一极节点与像素电路所连接的信号线之间的耦合电容,进而增大了发光器件第一极节点处的总电容,其中第一极节点可以是阳极节点,进而使得像素电路向发光器件进行充电时,像素电路中的驱动晶体管需要开启程度较大才能够完成对发光器件的充电,发光器件才能够点亮,因此驱动晶体管为p型晶体管时,点亮发光器件需要向驱动晶体管提供的数据电压较低,相应的,对应于发光器件熄灭时向驱动晶体管提供的数据电压(即黑态电压)也可以降低,进而使得显示面板的功耗可以降低。并且在像素电路的平面拓扑结构中,在第一极节点远离驱动晶体管的一侧,以及第一极节点靠近电源线的一侧有相对较大的空间,因此将补偿电容设置于第一极节点远离驱动晶体管的一侧,和/或设置于第一极节点靠近电源线的一侧,方便补偿电容的设置。
附图说明
40.图1是本发明实施例提供的一种像素电路的结构示意图;
41.图2是本发明实施例提供的一种像素电路的平面拓扑结构示意图;
42.图3是本发明实施例提供的另一种像素电路的结构示意图;
43.图4是本发明实施例提供的另一种像素电路的结构示意图;
44.图5是本发明实施例提供的另一种像素电路的平面拓扑结构示意图;
45.图6是本发明实施例提供的另一种像素电路的结构示意图;
46.图7是本发明实施例提供的另一种像素电路的平面拓扑结构示意图;
47.图8是本发明实施例提供的一种显示面板的结构示意图;
48.图9是本发明实施例提供的一种显示面板的剖视图;
49.图10是图8的局部放大图;
50.图11是本发明实施例提供的另一种显示面板的结构示意图。
具体实施方式
51.下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
52.正如背景技术中所述,现有显示面板中,在控制发光器件熄灭时,需要向像素电路中驱动晶体管提供黑态电压来使像素电路无法点亮发光器件。黑态电压与发光器件的阳极节点处的总电容大小相关,现有像素电路中阳极节点处的总电容较小,使得黑态电压较大,造成显示面板功耗较大。经发明人研究发现,出现上述问题的原因在于,现有像素电路中,阳极节点处的总电容通常包括发光器件自身的电容、阳极节点与像素电路内部结构的耦合电容和/或阳极节点与像素电路所连接信号线之间的耦合电容,由于在像素电路设计时,并未考虑阳极节点处电容对黑态电压的影响,因此并未对耦合电容进行设计,使得耦合电容的电容值较小,造成阳极节点处的总电容较小。而阳极节点处的总电容越小,像素电路向发光器件的阳极进行充电时越好充,因此像素电路中驱动晶体管的打开程度较小时即可实现对发光器件的充电进而点亮发光器件,则对于像素电路中驱动晶体管为p型晶体管的结构,提供相对较高的数据电压即可完成对发光器件的充电使得发光器件点亮,因此,对应于发光器件熄灭时向驱动晶体管提供的数据电压(即黑态电压)也会较高,使得显示面板的功耗较大。
53.基于上述原因,本发明实施例提供一种像素电路,图1是本发明实施例提供的一种像素电路的结构示意图,图2是本发明实施例提供的一种像素电路的平面拓扑结构示意图,参考图1和图2,该像素电路100包括:
54.驱动模块101、电容补偿模块110、第一电源电压输入端vdd、第二电源电压输入端vss和驱动电流输出端out1,驱动电流输出端out1连接至少一个发光器件d1;
55.驱动模块101通过像素电路的驱动电流输出端out1连接发光器件d1的第一极,驱动模块101、发光器件d1连接在第一电源电压输入端vdd和第二电源电压输入端vss之间;
56.电容补偿模块110包括至少一个补偿电容c,补偿电容c的第一极板与发光器件d1的第一极电连接,补偿电容c的第二极板接入固定电压v0;
57.其中,在像素电路的平面拓扑结构中,补偿电容c位于第一极节点n1远离模块101的一侧,和/或位于第一极节点n1靠近电源线vddl的一侧,电源线vddl连接第一电源电压输入端vdd;其中第一极节点n1包括驱动电流输出端out1与发光器件d1第一极之间的至少部分连接线。
58.参考图1,可选的,驱动模块101包括驱动晶体管dt。
59.其中,像素电路可以形成在基底上,包括多个膜层结构,像素电路的平面拓扑结构可以指将像素电路的各个膜层结构在基底上的正投影形成的平面结构。本实施例的像素电
路,包括电容补偿模块110,电容补偿模块110包括至少一个补偿电容c,补偿电容c的第一极板与发光器件d1的第一极连接,补偿电容c的第二极板接入固定电压,相当于增大了第一极节点与像素电路内部结构的耦合电容或者第一极节点与像素电路所连接的信号线之间的耦合电容,进而增大了发光器件d1第一极节点处的总电容,其中第一极节点可以是阳极节点,进而使得像素电路向发光器件d1进行充电时,像素电路中的驱动晶体管dt需要开启程度较大才能够完成对发光器件d1的充电,因此驱动晶体管dt为p型晶体管时,需要向驱动晶体管dt提供的数据电压较低,相应的,对应于发光器件熄灭时向驱动晶体管提供的数据电压(即黑态电压)也会降低,进而使得显示面板的功耗可以降低。
60.并且,补偿电容c的第二极板接入固定电压,可以使得补偿电容c的设置不会影响到发光器件d1的第一极节点的电位,进而保证发光器件d1的发光亮度较为稳定。
61.本实施例中,在像素电路的平面拓扑结构中,补偿电容c位于第一极节点远离驱动晶体管dt的一侧,和/或位于第一极节点靠近电源线vddl的一侧,电源线vddl连接第一电源电压输入端vdd。图2中示意性地示出了补偿模块包括一个补偿电容c,且该补偿电容c位于第一极节点n1靠近电源线vddl的一侧的情况。在像素电路的平面拓扑结构中,第一极节点n1远离驱动晶体管dt的一侧,以及第一极节点靠近电源线vddl的一侧具有相对较大的空间,方便补偿电容c的设置。并且,将补偿电容c设置在第一极节点n1靠近电源线vddl的一侧,可以使得补偿电容c的第二极板接入固定电压更为方便,将补偿电容c的第二极板直接与电源线vddl连接即可。
62.本发明实施例提供的像素电路,通过设置电容补偿模块包括至少一个补偿电容,补偿电容的第一极板与发光器件的第一极连接,补偿电容的第二极板接入固定电压,相当于增大了第一极节点与像素电路内部结构的耦合电容或者第一极节点与像素电路所连接的信号线之间的耦合电容,进而增大了发光器件第一极节点处的总电容,其中第一极节点可以是阳极节点,进而使得像素电路向发光器件进行充电时,像素电路中的驱动晶体管需要开启程度较大才能够完成对发光器件的充电,发光器件才能够点亮,因此驱动晶体管为p型晶体管时,点亮发光器件需要向驱动晶体管提供的数据电压较低,相应的,对应于发光器件熄灭时向驱动晶体管提供的数据电压(即黑态电压)也可以降低,进而使得显示面板的功耗可以降低。并且在像素电路的平面拓扑结构中,在第一极节点远离驱动晶体管的一侧,以及第一极节点靠近电源线的一侧有相对较大的空间,因此将补偿电容设置于第一极节点远离驱动晶体管的一侧,和/或设置于第一极节点靠近电源线的一侧,方便补偿电容的设置。
63.图3是本发明实施例提供的另一种像素电路的结构示意图,结合图2和图3,可选的,电容补偿模块110包括第一补偿电容c1,第一补偿电容c1的第一极板与发光器件d1的第一极电连接,第一补偿电容c1的第二极板与第一电源电压输入端vdd电连接;
64.可选的,在像素电路的平面拓扑结构中,第一补偿电容c1位于第一极节点靠近电源线vddl的一侧。
65.具体的,第一电源电压输入端vdd连接电源线vddl,电源线vddl上的电压固定,因此设置第一补偿电容c1的第二极板与第一电源电压输入端vdd电连接,则无需在像素电路中额外设置向第一补偿电容c1的第二极板提供固定电压的端口,相应的,无需在包括该像素电路的显示面板中额外设置向第一补偿电容c1的第二极板传输固定电压的信号线,因此可以保证显示面板的布线较为简化。在像素电路的平面拓扑结构中,第一补偿电容c1位于
第一节点靠近电源线vddl的一侧,可以方便第一补偿电容c1的第二极板连接至电源线vddl。
66.图4是本发明实施例提供的另一种像素电路的结构示意图,图5是本发明实施例提供的另一种像素电路的平面拓扑结构示意图,参考图4和图5,可选的,像素电路还包括初始化模块120和初始化电压输入端vref,初始化电压输入端vref连接初始化信号线vrl,初始化模块120用于在初始化阶段将初始化电压写入到驱动模块101的控制端和/或发光器件d1的第一极;
67.电容补偿模块110还包括第二补偿电容c2,第二补偿电容c2的第一极板与发光器件d1的第一极电连接,第二补偿电容c2的第二极板与初始化电压输入端vref电连接;
68.可选的,在像素电路的平面拓扑结构中,第二补偿电容c2位于第一极节点远离驱动模块101的一侧。
69.参考图4,图4中示意性示出了初始化模块120包括第一初始化晶体管t1和第二初始化晶体管t2的情况,其中第一初始化晶体管t1连接在初始化电压输入端vref和驱动模块101的控制端之间,用于在初始化阶段将初始化电压写入到驱动模块101的控制端,第二初始化晶体管t2连接在初始化电压输入端vref与发光器件d1的第一极之间,用于在初始化阶段将初始化电压写入到发光器件d1的第一极。
70.具体的,初始化电压输入端vref连接初始化信号线vrl,初始化信号线vrl上的电压固定,因此设置第二补偿电容c2的第二极板与初始化电压输入端vref电连接,则无需在像素电路中额外设置向第二补偿电容c2的第二极板提供固定电压的端口,相应的,无需在包括该像素电路的显示面板中额外设置向第二补偿电容c2的第二极板传输固定电压的信号线,因此可以保证显示面板的布线较为简化。在包括本实施例的像素电路的显示面板中,与像素电路中第一极节点n1连接的初始化信号线vrl位于第一极节点n1远离像素电路中驱动模块101的一侧,因此设置在像素电路的平面拓扑结构中,第二补偿电容c2位于第一极节点远离驱动模块101的一侧,可以方便第二补偿电容c2的第二极板连接至初始化信号线vrl。
71.图6是本发明实施例提供的另一种像素电路的结构示意图,图7是本发明实施例提供的另一种像素电路的平面拓扑结构示意图,参考图6和图7,第一初始化晶体管t1和第二初始化晶体管t2的栅极均与第一扫描信号输入端scan1电连接,第一扫描信号输入端scan1与包括本实施例像素电路的显示面板中的第一扫描线s1电连接。可选的,像素电路还包括数据写入模块130,数据写入模块130用于在数据写入阶段将数据电压写入到驱动模块101的控制端。可选的,数据写入模块130包括数据写入晶体管t3,驱动模块101包括驱动晶体管dt,数据写入晶体管t3的第一极连接数据电压输入端vdata,数据写入晶体管t3的第二极与驱动晶体管dt的第一极电连接,数据写入晶体管t3的栅极与第二扫描信号输入端scan2电连接,第二扫描信号输入端scan2与包括本实施例像素电路的显示面板中的第二扫描线s2电连接。
72.其中,图6中示意性示出了数据写入模块130与驱动晶体管dt的第一极连接的情况,数据写入模块130通过驱动晶体管dt和阈值电压补偿模块150将数据电压写入到驱动晶体管dt的栅极。在本发明其他可选实施例中,像素电路可以不包括阈值电压补偿模块150,此时数据写入模块130可以直接与驱动晶体管dt的栅极电连接。
73.继续参考图6,可选的,像素电路还包括发光控制模块140,发光控制模块140用于控制第一电源电压输入端vdd与驱动模块101的第一端和/或驱动模块101的第二端与发光器件d1的第一极之间的导通状态。
74.可选的,发光控制模块140包括第一发光控制晶体管t4和第二发光控制晶体管t5,第一发光控制晶体管t4连接在第一电源电压输入端vdd和驱动模块101的第一端之间,第二发光控制晶体管t5的第一极与驱动模块101的第二端电连接,第二发光控制晶体管t5的第二极与发光器件d1的第一极电连接,第二发光控制晶体管t5的第二极作为驱动电流输出端out1。其中第一发光控制晶体管t4和第二发光控制晶体管t5的栅极均与发光控制信号输入端emit电连接,发光控制信号输入端emit与包括本实施例的像素电路的显示面板中的发光控制信号线eml电连接。
75.可选的,驱动模块101包括驱动晶体管dt,像素电路还包括阈值电压补偿模块150,阈值电压补偿模块150用于在数据写入阶段将包含驱动晶体管dt的阈值电压的信息写入到驱动晶体管dt的栅极。可选的,阈值电压补偿模块150包括补偿晶体管t6,补偿晶体管t6的栅极与第二扫描信号输入端scan2电连接,补偿晶体管t6的第一极与驱动晶体管dt的第二极电连接,补偿晶体管t6的第二极与驱动晶体管dt的栅极电连接。
76.可选的,像素电路还包括存储模块160,存储模块160用于存储驱动模块101的控制端电压。可选的,存储模块160包括存储电容cst。
77.图6和图7中示意性示出了像素电路同时包括第一补偿电容c1和第二补偿电容c2的情况,像素电路还可包括第一补偿电容c1和第二补偿电容c2中的一个。
78.本发明实施例还提供了一种显示面板,图8是本发明实施例提供的一种显示面板的结构示意图,该显示面板包括本发明上述任意实施例的像素电路。
79.图9是本发明实施例提供的一种显示面板的剖视图,参考图9,可选的,显示面板包括:
80.基底210;
81.位于基底210一侧的像素电路层220,像素电路层220包括多个像素电路;
82.位于像素电路层220远离基底210一侧的像素限定层230,像素限定层230包括多个开口;
83.发光器件层240,发光器件层240包括至少两种不同颜色的发光器件,发光器件的发光层242位于开口中。
84.其中,基底210可以是柔性基底210,也可以是硬质基底210,本实施例在此不做具体限定。像素电路层220的像素电路为本发明上述任意实施例的像素电路。像素限定层230的开口用于限定发光器件。
85.其中,发光器件层240可以包括子像素电路层220的一层向远离基底210方向设置的第一电极层241、发光层242和第二电极层243,其中第一电极层241可以包括多个第一电极,第一电极层241可以是阳极层,第二电极层243可以是阴极层。
86.可选的,像素电路层包括在基底的一侧层叠设置的有源层、第一金属层、第二金属层和第三金属层;
87.参考图8,第一金属层包括发光控制信号线eml,发光控制信号线eml与发光控制模块的控制端电连接;第二金属层包括初始化信号线vrl,初始化信号线vrl与初始化输入端
电连接;第三金属层包括电源线vddl;
88.发光控制信号线eml和初始化信号线vrl沿第一方向x1延伸,电源线vddl沿第二方向y1延伸,第一方向x1与第二方向y1相交;第一极节点n1(结合图6和附图7,本实施例及下述实施例中,第一极节点n1可以是有源层中连接第二发光控制晶体管t5与发光器件的第一极的部分)位于连接发光控制信号线eml和发光控制信号线eml远离其连接的像素电路中的驱动模块101一侧相邻的初始化信号线vrl之间。
89.结合图8和图9,可选的,至少两种不同发光颜色的发光器件的对应的开口大小不同。图9中示意性示出了显示面板中包括三种发光颜色的发光器件,即第一颜色发光器件244、第二颜色发光器件245和第三颜色发光器件246,并示意性示出了三种发光颜色的发光器件对应的像素限定层230的开口大小均不相同的情况。
90.图10是图8的局部放大图,其中,图10可以对应图8中虚线框01所框出区域的放大图。继续参考图8和图10,可选的,第二金属层还包括第一金属部221,第一金属部221位于连接发光控制信号线eml和发光控制信号线eml远离其连接的像素电路中的驱动模块(包括驱动晶体管dt)一侧相邻的初始化信号线vrl之间,第一金属部221靠近第一极节点的一端与第一极节点电连接;有源层包括第一有源部211,第一有源部211靠近电源线vddl的一侧与电源线vddl电连接;第一金属部221与第一有源部211交叠形成第一补偿电容c1。
91.具体的,第一金属部221作为第一补偿电容c1的第一极板,第一有源部211作为第一补偿电容c1的第二极板。通过在第二金属层设置第一金属部221,并设置有源层包括第一有源部211形成第一补偿电容c1,可以无需在显示面板中额外增加膜层结构的基础上,增大第一极节点处的总电容,进而降低黑态电压。并且,因现有显示面板中,有源层与第三金属层之间本身有过孔连接,因此第一有源部211与电源线vddl的连接也可通过二者之间开设过孔实现,无需增加掩膜,节省工艺步骤。
92.继续参考图10,可选的,第一金属部211还与电源线vddl交叠,形成第三补偿电容c3,进而进一步增大第一极节点处的总电容。
93.继续参考图8和图10,可选的,第三金属层还包括第二金属部222,第一金属部221通过第二金属部222与第一极节点电连接。
94.具体的,因现有显示面板中,第二金属层与第三金属层本身有过孔连接,第三金属层与有源层本身也有过孔连接,因此设置第一金属部221通过第二金属部222与第一极节点电连接,即第一金属部221通过过孔与第二金属部222连接,第二金属部222与第一极节点通过过孔电连接,进而实现第一金属部221与第一极节点的连接,使得在制备显示面板时,无需增加掩膜,节省工艺步骤。
95.继续参考图8和图10,可选的,像素电路层220还包括第三金属层远离基底210一侧的第四金属层;第四金属层包括第三金属部223,第三金属部223位于发光控制信号线eml远离其所连接的像素电路中的驱动模块(包括驱动晶体管dt)的一侧,第三金属部223的至少部分与初始化信号线vrl交叠形成第二补偿电容c2。
96.具体的,第三金属部223与初始化信号线vrl交叠的部分作为第一补偿电容c1的第一极板,初始化信号线vrl与第三金属部223交叠的部分作为第一补偿电容c1的第二极板。通过在第四金属层设置第三金属部223,第三金属部223至少部分与初始化信号线vrl交叠形成第二补偿电容c2,可以无需在显示面板中额外增加膜层结构的基础上,增大第一极节
点处的总电容,进而降低黑态电压。并且,因现有显示面板中,有源层与第三金属层之间本身有过孔连接,因此第三金属部223与第一极节点的连接也可通过二者之间开设过孔实现,无需增加掩膜,节省工艺步骤。
97.可选的,第四金属层还可包括用于连接发光器件第一极与第二金属部222的第四金属部224。
98.继续参考图8和图10,可选的,第三金属部223包括沿第一方向x1延伸的第一子金属部2231和沿第二方向y1延伸的第二子金属部2232,第一子金属部2231与初始化信号线vrl交叠形成第二补偿电容c2,第二子金属部2232连接第一子金属部2231和第一极节点。
99.设置第三金属部223包括沿第一方向x1延伸的第一子金属部2231,可以使得第一子金属部2231与初始化信号线vrl可以具有足够大的交叠面积,进而容易形成较大的第二补偿电容c2。本实施例中,第二子金属部2232通过与第四金属部224的连接实现第二子金属部2232与第一极节点的连接。
100.需要说明的是,图8中示意性示出了显示面板的像素电路同时包括第一补偿电容c1和第二补偿电容c2的情况,在本发明其他可选实施例中,显示面板的像素电路可以只包括第一补偿电容c1和第二补偿电容c2中的一个。
101.可选的,不同发光颜色的发光器件所连接的像素电路不同;不同发光颜色的发光器件所连接的像素电路中电容补偿模块所包括的各补偿电容的总电容值相等。
102.结合图8和图9,其中,第一虚线l1左侧的结构可以为第一颜色发光器件244所连接的像素电路,第一虚线l1和第二虚线l2之间的结构可以为第二颜色发光器件245所连接的像素电路,第二虚线l2的右侧可以为第三颜色发光器件246所连接的像素电路。各不同发光颜色的发光器件所连接的像素电路中,电容补偿模块所包括的各补偿电容的总电容值相等,图8中示意性示出了电容补偿模块均包括第一补偿电容c1和第二补偿电容c2的情况,且不同发光颜色所连接的像素电路中,电容补偿模块所包括第一补偿电容c1和第二补偿电容c2的电容和相等。本实施例中,设置不同发光颜色的发光器件所连接的像素电路中电容补偿模块所包括的各补偿电容的总电容值相等,可以使得各种发光颜色的发光器件的第一极节点处的总电容都被增大,进而有利于降低驱动各种发光颜色的发光器件的像素电路的黑态电压,进而有利于降低整个显示面板的功耗。
103.可选的,不同发光颜色的发光器件所连接的像素电路中,电容补偿模块所包括的补偿电容的个数相同;并且,不同发光颜色的发光器件所连接的像素电路中,电容补偿模块中所包括的相同补偿电容的电容值相等,进而使得各不同发光颜色发光器件所连接的像素电路中,电容补偿模块的结构完全相同,进而无需针对不同颜色发光器件制备不同拓扑结构的像素电路,简化显示面板的制备过程。
104.现有显示面板中包括至少两种不同发光颜色的发光器件时,由于驱动不同发光器件的像素电路的第一极节点处的总电容大小不相等,会使得同一显示灰阶下,驱动不同发光颜色发光器件的数据电压差异较大,影响显示效果,本发明可以通过以下技术方案改善该问题。
105.图11是本发明实施例提供的另一种显示面板的结构示意图,参考图11,可选的,至少两种不同发光颜色的发光器件所连接的像素电路中电容补偿模块所包括的补偿电容的总电容值不相等。
106.具体的,在像素电路中设置电容补偿模块即可增大第一极节点处的总电容,因此即可起到降低该像素电路对应的黑态电压的作用,进而可以降低显示面板的功耗。因此在不同发光颜色的发光器件所连接的像素电路中电容补偿模块所包括的各补偿电容的总电容值不相等时,同样可以降低显示面板的功耗。
107.可选的,发光器件对应的开口越大,发光器件所连接的像素电路中电容补偿模块的各补偿电容的总电容值越小。
108.结合图9和图11,显示面板包括第一颜色发光器件244、第二颜色发光器件245和第三颜色发光器件246,其中第一颜色发光器件244的对应的开口小于第二颜色发光器件245对应的开口,第二颜色发光器件245对应的开口小于第三颜色发光器件246对应的开口;第一颜色发光器件244所连接的像素电路中的电容补偿模块包括第一补偿电容c1和第二补偿电容c2;第二颜色发光器件245所连接的像素电路和第三颜色发光器件246所连接的像素电路中的电容补偿模块均包括第一补偿电容c1和第二补偿电容c2中的一个,且第二颜色发光器件245所连接的像素电路中电容补偿模块所包括补偿电容的电容值大于第三颜色发光器件246所连接的像素电路中电容补偿模块所包括补偿电容的电容值。
109.其中,第一虚线l1左侧的结构可以为第一颜色发光器件244所连接的像素电路,第一虚线l1和第二虚线l2之间的结构可以为第二颜色发光器件245所连接的像素电路,第二虚线l2的右侧可以为第三颜色发光器件246所连接的像素电路。各不同发光颜色的发光器件所连接的像素电路中,电容补偿模块所包括的各补偿电容的总电容值不相等,具体的,第一颜色发光器件244所连接的像素电路中电容补偿模块所包括的各补偿电容的总电容值大于第二颜色发光器件245所连接的像素电路中电容补偿模块所包括的各补偿电容的总电容值,第二颜色发光器件245所连接的像素电路中电容补偿模块所包括的各补偿电容的总电容值大于第三颜色发光器件246所连接的像素电路中电容补偿模块所包括的各补偿电容的总电容值,图10中示意性示出了第一颜色发光器件244所连接的像素电路中电容补偿模块包括第一补偿电容c1和第二补偿电容c2,第二颜色发光器件245所连接的像素电路中电容补偿模块包括第二补偿电容c2,第三颜色发光器件246所连接的像素电路中电容补偿模块包括第一补偿电容c1的情况,并且第二颜色发光器件245所连接的像素电路中电容补偿模块包括第二补偿电容c2的容值大于第三颜色发光器件246所连接的像素电路中电容补偿模块包括第一补偿电容c1的容值。即本实施例中,通过设置发光器件对应的开口越大(则发光器件本身的电容较大),发光器件所连接的像素电路中电容补偿模块的各补偿电容的总电容值越小,进而可以减小不同颜色发光器件连接的像素电路中第一极节点处的总电容差异,进而减小同一显示灰阶下驱动不同发光颜色发光器件的数据电压差异,进而减小显示时的电压跳变,提升显示效果。
110.需要说明的是,图11所示出的显示面板结构对应的技术方案只是发光器件对应的开口越大,发光器件所连接的像素电路中电容补偿模块的各补偿电容的总电容值越小的一种可选示例方案,在本发明其他可选实施例中,可以灵活设置不同颜色发光器件所连接的像素电路中,电容补偿模块所包括的补偿电容的个数,并通过对补偿电容的大小的调整实现发光器件对应的开口越大,发光器件所连接的像素电路中电容补偿模块的各补偿电容的总电容值越小的方案,进而减小同一显示灰阶下驱动不同发光颜色发光器件的数据电压差异。
111.在本发明另一可选实施例中,像素电路和发光器件均阵列排布,至少两种发光颜色的发光器件位于同一列,显示面板还包括多条沿第二方向延伸的数据线,其中受连接相同数据线的像素电路驱动的不同发光颜色的发光器件中,发光器件对应的开口越大,发光器件所连接的像素电路中电容补偿模块所包括的补偿电容的总电容值越小。
112.具体的,连接于相同数据线的像素电路的数据电压都由该相同的数据线传输,因此设置受连接相同数据线的像素电路驱动的不同发光颜色的发光器件中,发光器件对应的开口越大(则发光器件本身的电容较大),发光器件所连接的像素电路中电容补偿模块所包括的补偿电容的总电容值越小,可以减小数据线上的电压跳变,进而提升显示效果。
113.继续参考图8和图11,显示面板还包括第一扫描线s1,第二扫描线s2和数据线data,第一扫描线s1连接像素电路的第一扫描信号输入端,第二扫描线s2连接像素电路的第二扫描信号输入端,数据线data连接像素电路的数据电压输入端。
114.注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。