1.本公开涉及显示面板领域,尤其涉及一种源极驱动芯片的输出控制电路以及显示面板。
背景技术:2.随着科学技术的不断发展,人们对显示面板的显示质量也提出了进一步的要求。现有的显示面板通常由栅极驱动芯片以及源极驱动芯片共同驱动多个像素单元。具体的,在栅极驱动芯片通过栅极扫描线向显示面板提供扫描信号打开像素单元开关之后,源极驱动芯片通过与栅极扫描线垂直的数据线向显示面板中提供数据信号,对相应的像素单元内部的电容进行充电。然而,由于数据线存在阻容负载,故距离源极驱动芯片越远的数据线的阻容负载越大,因此距离源极驱动芯片越远的像素单元接收到的电压越小,并且其充电时长也越短。可见,距离源极驱动芯片远的像素单元存在充电不足的现象,而这种像素单元充电不足的现象随着显示面板的刷新率以及屏幕尺寸的增加,使得显示面板中各个像素单元之间的充电差异愈发明显,因此会使显示面板显示画面时产生水波纹或者色偏等现象,导致显示面板的画面异常,严重影响显示面板的显示质量。
3.因此,相关技术中亟需一种能够减少远端像素单元充电不足,以及充电时间短的现象的显示面板。
技术实现要素:4.有鉴于此,本公开提出了一种源极驱动芯片的输出控制电路以及显示面板。
5.根据本公开的一方面,提供了一种源极驱动芯片的输出控制电路,所述输出控制电路包括:时钟电路以及与所述时钟电路电性连接的输出缓冲电路;所述时钟电路通过振荡生成至少一路时钟信号;所述输出缓冲电路接收电压信号和所述时钟信号,并根据所述时钟信号,输出所述电压信号,以驱动与电压信号对应的像素单元,所述电压信号为源极驱动芯片根据输入的图像数字数据生成的电压信号。
6.进一步的,所述时钟电路包括:时钟振荡电路,以及与所述时钟振荡电路电性连接的补偿生成电路;所述补偿生成电路接收所述时钟振荡电路生成的振荡时钟信号,并通过调节所述振荡时钟信号中每一脉冲的占空比,生成所述时钟信号。
7.进一步的,所述时钟振荡电路还包括:振荡器,以及与所述振荡器电性连接的时钟发生器;所述时钟发生器接收所述振荡器生成的振荡信号,并根据频率查找表调节所述振荡信号的频率,生成所述振荡时钟信号;所述频率查找表包括信号频率与所述显示面板的电压损耗的对应关系;其中,所述显示面板的电压损耗与所述输出缓冲电路输出的电压信号与对应的像素单元获得的电压信号的比值呈负相关。
8.进一步的,所述输出缓冲电路输出的电压信号与对应的像素单元获得的电压信号的比值,与所述源极驱动芯片中用于传输电压信号的数据线的电阻值呈正相关。
9.进一步的,所述输出缓冲电路输出的电压信号与输入对应的像素单元的电压信号
的比值,与所述显示面板的玻璃基板的阻值呈正相关。
10.进一步的,所述补偿控制电路包括:pwm发生器;所述pwm发生器的信号输入端接收所述时钟发生器生成的所述振荡时钟信号,根据补偿查找表调节所述振荡时钟信号中脉冲的占空比,并确定所述时钟信号的数目,生成至少一路所述时钟信号;其中,所述补偿查找表为所述电压信号的输出时刻与时钟信号的触发边沿的对应关系,所述触发边沿用于触发所述输出缓冲电路输出电压信号。
11.进一步的,所述时钟电路并行输出预设数目的时钟信号,所述输出缓冲电路根据所述时钟信号的第一周期脉冲同时输出用于驱动对应像素单元的电压信号。
12.进一步的,所述时钟电路输出两路并行的时钟信号,所述输出缓冲电路根据所述时钟信号的第一周期脉冲同时输出两路电压信号,用以同时驱动第一像素单元以及第二像素单元;其中,所述第一像素单元以及所述第二像素单元为位于同一栅极扫描线两端的像素单元。
13.进一步的,所述时钟信号中至少两个相邻脉冲的触发边沿之间的间隔与其他相邻的脉冲的触发边沿之间的间隔不相等。
14.根据本公开的另一方面,提供了一种显示面板,所述显示面板包括前文中任意一项所述的输出控制电路。
15.进一步的,所述显示面板为液晶显示面板、微发光二极管显示面板、迷你发光二级体显示面板、量子点发光二极体显示面板以及有机发光二极体显示面板中的一种显示面板。
16.本公开提供的输出控制电路以及显示面板通过时钟电路独立生成至少一路时钟信号控制输出缓冲电路输出驱动各个像素单元的电压信号,解决由于像素单元距离源极驱动芯片距离不等,从而产生的水波纹或者色偏等现象的问题,进而降低显示面板的画面异常的概率,提升显示面板的显示质量。此外,本公开提供的显示面板中的输出控制电路由于能够独立生成控制输出缓冲电路输出电压信号的时钟信号,故相较于需要根据显示面板系统时钟生成时钟信号的时钟电路相比,本公开提供的输出控制电路生成的时钟信号的频率以及各脉冲的触发沿的时刻不受显示面板内部时钟信号的限制,能够灵活地生成时钟信号,实现了生成更为符合实际应用需求的时钟信号,自由控制输出缓冲电路输出电压信号,驱动对应的像素单元的目的。
17.根据下面参考附图对示例性实施例的详细说明,本公开的其它特征及方面将变得清楚。
附图说明
18.包含在说明书中并且构成说明书的一部分的附图与说明书一起示出了本公开的示例性实施例、特征和方面,并且用于解释本公开的原理。
19.图1为现有技术中的显示面板的结构示意图
20.图2为本公开一实施例提供的显示面板的结构示意图。
21.图3为本公开一实施例提供的输出控制电路的电路结构图。
22.图4为本公开一实施例提供的电压信号的输出时刻与对应的像素单元的坐标示意图。
23.图5为本公开一实施例提供的另一电压信号的输出时刻与对应的像素单元的坐标示意图。
24.图6为本公开一实施例提供的另一电压信号的输出时刻与对应的像素单元的坐标示意图。
25.图7为本公开一实施例提供的另一电压信号的输出时刻与对应的像素单元的坐标示意图。
26.图8为本公开一实施例提供的另一电压信号的输出时刻与对应的像素单元的坐标示意图。
27.图9为本公开一实施例提供的另一电压信号的输出时刻与对应的像素单元的坐标示意图。
28.图10为本公开一实施例提供的另一电压信号的输出时刻与对应的像素单元的坐标示意图。
29.图11为本公开一实施例提供的源极驱动芯片的电路图。
30.图12为本公开一实施例提供的另一源极驱动芯片的电路图。
具体实施方式
31.以下将参考附图详细说明本公开的各种示例性实施例、特征和方面。附图中相同的附图标记表示功能相同或相似的元件。尽管在附图中示出了实施例的各种方面,但是除非特别指出,不必按比例绘制附图。
32.在这里专用的词“示例性”意为“用作例子、实施例或说明性”。这里作为“示例性”所说明的任何实施例不必解释为优于或好于其它实施例。
33.另外,为了更好的说明本公开,在下文的具体实施方式中给出了众多的具体细节。本领域技术人员应当理解,没有某些具体细节,本公开同样可以实施。在一些实例中,对于本领域技术人员熟知的方法、手段、元件和电路未作详细描述,以便于凸显本公开的主旨。
34.参阅图1所示,在现有技术中,显示面板的各个像素单元通常由源极驱动芯片400以及栅极驱动芯500片共同驱动,相当于一个像素单元的驱动是通过栅极驱动芯片向对应的栅极扫描线510传输扫描信号,进而打开像素单元中的tft开关,源极驱动芯片通过与栅极扫描线510垂直的数据线410向显示面板中提供电压信号,对相应的像素单元内部的电容进行充电。尽管通常情况下显示面板中的像素单元均匀排布于面板内部,然而每一个像素单元距离源极驱动芯片的距离并不相同。这样会导致在源极驱动芯片同时向多个像素单元传输的电压信号的情况下,多个像素单元之间接收到电压信号的时刻并不相同,相较于距离源极驱动芯片近的像素单元所接收的电压信号的持续时间,距离远的像素单元接收到的电压信号的持续时间会更短。
35.同时,由于源极驱动芯片400是通过数据线向各个像素单元发送电压信号,并且该数据线410中存在阻容负载,故距离源极驱动芯片远的像素单元对应的数据线410的阻容负载大,则该像素单元接收到的电压信号在传输过程中的损耗大,而距离源极驱动芯片400近的像素单元对应的数据线410的阻容负载小,则该像素单元接收到的电压信号在传输过程中的损耗小。
36.综上,在源极驱动芯片400同时向各个像素单元发送电压信号的情况下,距离源极
驱动芯片400远的像素单元不论是充电的时长,还是接收到的电压信号都要远小于距离源极驱动芯片400近的像素单元。在这种情况下,由于各个像素单元的充电时长并不均等,进而会导致显示面板在显示画面时,产生水波纹或者色偏等现象,从而导致显示面板的画面异常,严重影响显示面板的显示质量。
37.因此,如何设计出一种能够减少远端像素单元充电不足以及充电时间短的现象的显示面板,成为一种较为强烈的技术需求。
38.鉴于上文所述的实际技术需求,参阅图2-图10所示,本公开提供一种用于显示面板中的源极驱动芯片的输出控制电路,该输出控制电路包括:时钟电路1以及输出缓冲电路2,其中,时钟电路1与输出缓冲电路2电性连接。
39.进一步的,时钟电路1通过振荡生成至少一路时钟信号。输出缓冲电路2接收电压信号和时钟信号,并根据该时钟信号,输出电压信号,以驱动与电压信号对应的像素单元。示例性的,该电压信号为源极驱动芯片根据输入的图像数字数据生成的电压信号。
40.本公开提供的输出控制电路能够通过时钟电路独立生成至少一时钟信号控制输出缓冲电路输出驱动各个像素单元的电压信号。通过上述方法能够控制输出缓冲电路向各个像素单元输出电压信号,进而解决由于像素单元距离源极驱动芯片距离不等,从而导致同一栅极扫描线中像素单元的充电状况不同(即充电时间与获得的电压信号的电压的不同),进而产生的水波纹或者色偏等现象的问题,从而降低显示面板的画面异常的概率,提升显示面板的显示质量。此外,参阅图12所示,图12中的时钟电路1通过输入接口4获得显示面板中的系统时钟信号,并对其执行相应处理,生成时钟信号,以控制输出缓冲电路2输出电压信号。相较于图12中的时钟电路,本公开提供的输出控制电路中的时钟电路由于其能够独立生成控制输出缓冲电路输出电压信号的时钟信号,故本公开提供的输出控制电路中的时钟电路生成的时钟信号不受显示面板内部时钟信号的限制(如信号频率,触发边沿位置等),解决了时钟电路无法灵活地生成时钟信号的问题,实现了生成更为符合实际应用需求的时钟信号,自由控制输出缓冲电路输出电压信号,驱动对应的像素单元的目的。
41.在本公开的一些实施例中,时钟电路1并行输出预设数目的时钟信号,输出缓冲电路根据时钟信号的第一周期脉冲同时输出预设数目的电压信号,用以同时驱动预设数目的像素单元。
42.进一步的,时钟电路1输出的时钟信号的预设数目可根据实际的显示面板的显示需求或是显示面板内部的电路结构确定。示例性的,一路时钟信号可通过其一个边沿(称为触发边沿,例如可以是该时钟信号的上升沿),触发输出缓冲电路2输出一路电压信号,以驱动一个像素单元。并行输出的多路时钟信号,可通过其一个边沿触发输出缓冲电路2并行输出多路电压信号,以并行驱动对应的多个像素单元。
43.对于每一路时钟信号,其每个边沿(例如每个上升沿)可分别触发输出缓冲电路2输出一路电压信号,以驱动一个像素单元,即,通过一路时钟信号的多个边沿(例如多个上升沿),可依次触发输出缓冲电路2输出多路电压信号,以驱动不同的像素单元。并行输出的多路时钟信号可分别对其对应的一组像素单元中的各个像素单元依次进行驱动。
44.示例性的,由于在常规显示面板中,位于同一栅极扫描线510两端的像素单元是距离源极驱动芯片400最远的两个像素单元,故为保证显示面板的画面质量,可优先驱动同一栅极扫描线510两端的像素单元,相当于根据像素单元与源极驱动芯片400的距离递减的顺
序,向显示面板中的像素单元传输电压信号。基于上述描述,可将时钟信号的预设数目设定为2,即时钟电路1输出两路并行的时钟信号,输出缓冲电路2根据时钟信号的第一周期脉冲同时输出两路电压信号,用以同时驱动第一像素单元以及第二像素单元(参见图2中的像素单元x1和像素单元x5)。其中,第一像素单元以及第二像素单元为位于同一栅极扫描线两端的像素单元。
45.本公开提供的控制电路,可通过时钟电路振荡生成两路并行的时钟信号控制输出缓冲电路同时输出两路电压信号,实现同时驱动位于同一栅极扫描线两端的像素单元的目的。由于输出缓冲电路根据时钟信号的第一周期脉冲,输出的两路电压信号用于驱动位于同一栅极扫描线两端的像素单元,即距源极驱动芯片最远的两个像素单元,故应用本公开提供的控制电路的显示面板,能够根据像素单元距离源极驱动芯片的远近,同时调整位于同一栅极扫描线两端的像素单元的充电时间,即距离源极驱动芯片远的像素单元的充电时间长,距离源极驱动芯片近的像素单元的充电时间短,从而保证同一栅极扫描线中各个像素单元中的电量相等,进而解决由于像素单元距源极驱动芯片距离不等,从而产生的水波纹或者色偏等现象的问题,进而降低显示面板的画面异常的概率,提升显示面板的显示质量。
46.参阅图3所示,在本公开的一些实施例中,时钟电路1包括:时钟振荡电路11,以及与该时钟振荡电路电性连接的补偿生成电路12。
47.进一步的,补偿生成电路12接收时钟振荡电路11生成的振荡时钟信号,并通过调节振荡时钟信号中每一脉冲的占空比,生成时钟信号。
48.进一步的,时钟振荡电路11包括:振荡器111,以及与该振荡器电性连接的时钟发生器112。时钟发生器112接收振荡器111生成的振荡信号,并根据频率查找表200调节该振荡信号的频率,生成上述振荡时钟信号。
49.可选的,频率查找表200包括信号频率与电压损耗的对应关系。其中,电压损耗与输出缓冲电路输出的电压信号与对应的像素单元获得的电压信号的比值呈负相关。并且,频率查找表200中的信号频率与电压损耗的对应关系仅与显示面板的种类有关,即在同一种显示面板中振荡时钟信号的频率是相同的。
50.示例性的,在第一种显示面板中,输出缓冲电路2输出的电压信号为5伏特,第三像素单元获得的电压信号为3伏特,而在第二种显示面板中,输出缓冲电路2输出的电压信号为5伏特,同样位置上的第三像素单元获得的电压信号为4伏特,则第一种显示面板的电压损耗要大于第二种显示面板的电压损耗。
51.示例性的,输出缓冲电路2输出的电压信号与对应的像素单元获得的电压信号的比值,与源极驱动芯片400中用于传输电压信号的数据线的电阻值呈正相关。输出缓冲电路2输出的电压信号是通过源极驱动芯片400的数据线410传输至对应的像素单元中的,由于该数据线中存在电阻,故数据线410的电阻值越大,其对电压信号产生的阻力也就越大,最终导致像素单元接收到的电压信号越小,进而导致输出缓冲电路2输出的电压信号与对应的像素单元获得的电压信号的比值越大。
52.示例性的,输出缓冲电路2输出的电压信号与输入对应的像素单元的电压信号的比值,与显示面板的玻璃基板的阻值呈正相关。由于上述源极驱动芯片400的数据线410形成于显示面板内部的玻璃基板上,故数据线410的阻值等同于玻璃基板的阻值。基于同样的
理由,在不同的显示面板中,显示面板的玻璃基板的阻值越大,则输出缓冲电路2输出的电压信号在传输过程中受到的阻力也就越大,最终导致像素单元接收到的电压信号越小,进而导致输出缓冲电路2输出的电压信号与对应的像素单元获得的电压信号的比值越大。
53.示例性的,输出缓冲电路2输出的电压信号与对应的像素单元获得的电压信号的比值,与显示面板排布像素单元的疏密程度相关,即在像素单元排布稀疏的显示面板中,电压损耗大,反之,在像素单元的排布密集的显示面板中,电压损耗小。例如:在玻璃基板阻值相等,且均匀分布像素单元的第三显示面板以及第四显示面板中,若第三显示面板与第四显示面板中的像素单元的数目相同,且第三显示面板的尺寸大于第四显示面板的尺寸,则表示相较于第四显示面板,第三显示面板中像素单元的排布更为稀疏,其内部的像素单元距源极驱动芯片400的距离更远。相当于,通过电压相同的电压信号驱动第三显示面板以及第四显示面板中同一位置的像素单元(即同行且同列的像素单元)时,第三显示面板中的像素单元获得的电压信号的电压要小于第四显示面板中的像素单元获得的电压信号的电压(即第三显示面板的对电压信号的电压损耗更大)。
54.可选的,在频率查找表200中信号频率与电压损耗呈负相关,即信号频率随着电压损耗的增加而减小。同样以上述内容中的第一种显示面板以及第二种显示面板为例,由于第一种显示面板的电压损耗大于第二种显示面板的电压损耗,故第一种显示面板中的时钟发生器112输出的振荡时钟信号的频率要小于第二种显示面板中的时钟发生器112输出的振荡时钟信号的频率。再例如,在上述内容中的第三种显示面板以及第四种显示面板中,由于第三种显示面板的像素单元的排布更为稀疏,故第三种显示面板的电压损耗大于第四种显示面板的电压损耗,导致第三种显示面板中的时钟发生器112输出的振荡时钟信号的频率要小于第四种显示面板中的时钟发生器112输出的振荡时钟信号的频率。
55.参阅图3所示,补偿控制电路包括:pwm发生器121。其中,pwm发生器121的信号输入端接收时钟发生器112生成的振荡时钟信号,根据补偿查找表300调节振荡时钟信号中脉冲的占空比,并确定时钟信号的数目,生成至少一路时钟信号。其中,补偿查找表300为电压信号的输出时刻与时钟信号的触发边沿的对应关系,该触发边沿用于触发输出缓冲电路输出电压信号,例如是上升沿。
56.示例性的,根据预期的电压信号的输出顺序,从补偿查找表中查找对应的时钟信号,控制pwm发生器121调节振荡时钟信号的占空比,生成时钟信号。示例性的,若预期的电压信号输出顺序如图4所示,即在t0时刻同时驱动像素单元x1以及像素单元x5,并在t1时刻同时驱动像素单元x2以及像素单元x4,在t2时刻驱动像素单元x3,则控制pwm发生器121生成两路时钟信号,并使该两路时钟信号的第一个触发边沿(如上升沿)位于t0时刻,则在t0时刻输出缓冲电路根据两路时钟信号的第一个触发边沿输出两路电压信号,以驱动像素单元x1以及像素单元x5。同样的,使时钟信号的第二个触发边沿(如上升沿)位于t1时刻,则在t1时刻输出缓冲电路根据两路时钟信号的第二个触发边沿输出两路电压信号,以驱动像素单元x2以及像素单元x4。同样的,使时钟信号的第三个触发边沿(如上升沿)位于t2时刻,则在t2时刻输出缓冲电路根据两路时钟信号的第三个触发边沿输出一路电压信号,以驱动像素单元x3。
57.再例如,预期的电压信号的输出顺序为第1-10路电压信号依次在t0~t9时刻输出,则根据补偿查找表控制pwm发生器121生成一路时钟信号对输出缓冲电路进行触发,并
通过调节振荡时钟信号的占空比,使得生成的时钟信号的触发边沿分别对应于时刻t0~t9,即时钟信号的第一个触发边沿(如上升沿)位于t0时刻,时钟信号的第二个触发边沿(如上升沿)位于t1时刻,以此类推。如果预期的电压信号的输出顺序为第1-10路电压信号,依次在t0~t4时刻每次并行输出其中两路,则根据补偿查找表控制pwm发生器121生成两路时钟信号对输出缓冲电路进行触发,并通过调节振荡时钟信号的占空比,使得两路时钟信号的触发边沿分别对应于时刻t0~t4,即两路时钟信号的第一个触发边沿(如上升沿)均位于t0时刻,两路时钟信号的第二个触发边沿(如上升沿)均位于t1时刻,以此类推。
58.为便于理解,以下以图4-图10提供的输出缓冲电路2输出5路电压信号以及与其对应的时钟信号为例,对上述内容进行解释说明,其中,像素单元x1以及像素单元x5为同一栅极扫描线510中距离源极驱动芯片400最远的像素单元(如图2所示)。
59.以时钟信号上升沿触发输出缓冲电路2输出电压信号为例,图4中的输出缓冲电路2在时钟电路1输出的两路时钟信号的t0时刻输出两路电压信号,分别驱动像素单元x1以及像素单元x5。输出缓冲电路2在时钟信号的t1时刻同样输出两路电压信号,分别驱动像素单元x2以及像素单元x4。输出缓冲电路2在时钟信号的t2时刻仅输出一路电压信号,驱动像素单元x3。
60.图5中的输出缓冲电路2输出电压信号的顺序同图4输出电压信号的顺序相同。其中,通过固定下降沿,调整上升沿位置的方式对时钟信号的占空比进行了调整。根据图5中的时钟信号波形图可知,t0与t1之间的时间间隔大于t1与t2之间的时间间隔,由于输出缓冲电路2是根据时钟信号的上升沿输出电压信号的,故输出缓冲电路2在t1时刻驱动像素单元的速率小于在t2时刻驱动像素单元的速率。可见,通过调整时钟发生器112生成的振荡时钟信号的占空比,生成时钟信号,使时钟信号中至少两个相邻脉冲的上升沿之间的间隔与其他相邻的脉冲的上升沿之间的间隔不相等,可改变输出缓冲电路2驱动像素单元的速率。示例性的,输出缓冲电路2驱动像素单元的速率与时钟信号相邻脉冲上升沿之间的间隔呈负相关,即时钟信号相邻脉冲上升沿之间的间隔越大,输出缓冲电路2驱动像素单元的速率越小,反之,时钟信号相邻脉冲上升沿之间的间隔越小,输出缓冲电路2驱动像素单元的速率越大。
61.结合前文以及图2、图5可知,图5提供的像素单元的驱动顺序通过优先驱动距离源极驱动芯片远的像素单元,后驱动距离源极驱动芯片近的像素单元,可保证距离源极驱动芯片远的像素单元的充电状况不受距离远近的影响,进而解决由于像素单元距离源极驱动芯片距离不等,从而产生的水波纹或者色偏等现象的问题。除此之外,图5中还能够通过减少时钟信号后一部分中各个脉冲触发边沿(如上升沿)之间的间隔,使输出缓冲电路提升速度驱动最后(即距离源极驱动芯片近的)的多个像素单元,尽可能减少由于距离源极驱动芯片近的像素单元最晚驱动而产生充电不足的影响,进一步降低了显示面板的画面异常的概率,提升显示面板的显示质量。反之,若减少时钟信号前一部分中各个脉冲触发边沿(如上升沿)之间的间隔,使输出缓冲电路先快速驱动距离源极驱动芯片远的像素单元,再慢速驱动距离源极驱动芯片近的像素单元,则能够在最大限度上补偿由于像素单元距源极驱动芯片远而产生的充电不足等缺陷,降低了显示面板的画面异常的概率,提升显示面板的显示质量。
62.可选的,通过调整时钟信号中脉冲上升沿之间的间隔长度,可使输出缓冲电路驱
动像素单元的速率逐渐增大再逐渐减小,或是逐渐减小再逐渐增大,也可以是先增大再减小再增大,或是先减小再增大再减小。本公开对此不做限定,可根据实际需求自行设定。
63.图6-图7中的输出缓冲电路2在时钟电路输出的一路时钟信号的t0时刻输出一路电压信号,用以驱动像素单元x1或像素单元x5。示例性的,在输出缓冲电路2在t0时刻驱动像素单元x1的情况下(如图6),输出缓冲电路2在时钟信号的t1时刻驱动像素单元x2,在时钟信号的t2时刻驱动像素单元x3,在时钟信号的t3时刻驱动像素单元x4,在时钟信号的t4时刻驱动像素单元x5。示例性的,在输出缓冲电路2在t0时刻驱动像素单元x5的情况下(如图7),输出缓冲电路2在时钟信号的t1时刻驱动像素单元x4,在时钟信号的t2时刻驱动像素单元x3,在时钟信号的t3时刻驱动像素单元x2,在时钟信号的t4时刻驱动像素单元x1。
64.示例性的,在图6以及图7中,时钟信号中的占空比均相等(即各相邻脉冲的触发边沿之间的间距均相等),通过调整时钟信号中两个相邻脉冲上升沿之间的间隔,可实现调整输出缓冲电路驱动像素单元的速率。例如:图8以及图9中的输出缓冲电路2在时钟电路1输出的一路时钟信号的t0时刻输出一路电压信号,用以驱动像素单元x1或像素单元x5。以下以输出缓冲电路2在t0时刻驱动像素单元x1的情况为例(如图8),输出缓冲电路在时钟信号的t1时刻驱动像素单元x2,在时钟信号的t2时刻驱动像素单元x3,在时钟信号的t3时刻驱动像素单元x4,在时钟信号的t4时刻驱动像素单元x5。在时钟信号中t0时刻与t1时刻的间隔等于t1时刻与t2时刻的间隔,且大于t2时刻与t3时刻的间隔,相当于,图8中的输出缓冲电路2在t2时刻之前(即t0-t2)慢速驱动像素单元,而在t2时刻之后(即t3-t4)快速驱动像素单元。基于同样的理由,图9中的输出缓冲电路2在t2时刻之前(即t0-t2)快速驱动像素单元,而在t2时刻之后(即t3-t4)慢速驱动像素单元。可选的,时钟信号可以使每一时刻之间的间隔均不相等(即时钟信号中各脉冲上升沿之间的间距不等),使缓冲电路2驱动像素单元的速率发生多次变化。即如图10所示,时钟信号中各脉冲上升沿的间隔由大变小再变大再变小,则输出缓冲电路2驱动像素单元的速率则由小变大再变小再变大。
65.本公开提供的输出控制电路以及显示面板通过时钟电路独立生成至少一路时钟信号控制输出缓冲电路输出驱动各个像素单元的电压信号,解决由于像素单元距离源极驱动芯片距离不等,从而产生的水波纹或者色偏等现象的问题,进而降低显示面板的画面异常的概率,提升显示面板的显示质量。此外,本公开提供的显示面板中的输出控制电路由于能够独立生成控制输出缓冲电路输出电压信号的时钟信号,故相较于需要根据显示面板系统时钟生成时钟信号的时钟电路相比,本公开提供的输出控制电路生成的时钟信号的频率以及各脉冲的触发沿的时刻不受显示面板内部时钟信号的限制,能够灵活地生成时钟信号,实现了生成更为符合实际应用需求的时钟信号,自由控制输出缓冲电路输出电压信号,驱动对应的像素单元的目的。
66.本公开还提供一种显示面板,该显示面板包括前文所述的源极驱动芯片的输出控制电路。
67.可选的,上述显示面板可为液晶显示面板、微发光二极管显示面板、迷你发光二级体显示面板、量子点发光二极体显示面板以及有机发光二极体显示面板中的一种显示面板。
68.本公开提供的显示面板能够通过时钟电路独立生成至少一路时钟信号控制输出缓冲电路输出驱动各个像素单元的电压信号。通过上述方法能够控制输出缓冲电路向各个
像素单元输出电压信号,进而解决由于像素单元距离源极驱动芯片距离不等,从而产生的水波纹或者色偏等现象的问题,进而降低显示面板的画面异常的概率,提升显示面板的显示质量。此外,本公开提供的显示面板中的输出控制电路由于能够独立生成控制输出缓冲电路输出电压信号的时钟信号,故相较于需要根据显示面板系统时钟生成时钟信号的时钟电路相比,本公开提供的输出控制电路生成的时钟信号的频率以及各脉冲的触发沿的时刻不受显示面板内部时钟信号的限制,能够灵活地生成时钟信号,实现了生成更为符合实际应用需求的时钟信号,自由控制输出缓冲电路输出电压信号,驱动对应的像素单元的目的。
69.在本公开的一些实施例中,显示面板包括:时序控制电路、源极驱动芯片400、多条数据线410、栅极驱动芯片500以及多条栅极扫描线510。
70.参阅图2以及图11所示,该源极驱动芯片400包括:输入接口4、移位寄存器5、数据锁存器6、数字模拟转换器7、伽马矫正器8以及输出控制电路(包括时钟电路1和输出缓冲电路2)。
71.进一步的,移位寄存器5通过输入接口4接收时序控制电路输出的显示数据以及系统时钟,生成选通信号。数据锁存器6根据选通信号,接收按照系统时钟串行输入的显示数据。在数据锁存器6存满一行显示数据的情况下,将锁存的显示数据输出至数字模拟转换器7中。其中,该一行显示数据能够驱动同一条栅极扫描线510中的像素单元。
72.进一步的,数据模拟转换器7根据伽马矫正器8输出的矫正信号,将数据锁存器6输出的显示数据转换为多路电压信号,并将其传输至输出控制电路中的输出缓冲电路2。
73.进一步的,输出缓冲电路2根据时钟电路1输出的时钟信号输出电压信号,驱动对应的像素单元。
74.此外,在显示数据进入数据模拟转换器7进行数字模拟变换后,数据锁存器6便可以开始接收下一行的显示数据。相当于,新一行显示数据的输入和上一行显示数据的数字模拟变换是并行的(即同时进行)。
75.本公开提供的显示面板能够通过时钟电路独立生成至少一路时钟信号控制输出缓冲电路输出驱动各个像素单元的电压信号。通过上述方法能够控制输出缓冲电路向各个像素单元输出电压信号,进而解决由于像素单元距离源极驱动芯片距离不等,从而产生的水波纹或者色偏等现象的问题,进而降低显示面板的画面异常的概率,提升显示面板的显示质量。此外,本公开提供的显示面板中的输出控制电路由于能够独立生成控制输出缓冲电路输出电压信号的时钟信号,故相较于需要根据显示面板系统时钟生成时钟信号的时钟电路相比,本公开提供的输出控制电路生成的时钟信号的频率以及各脉冲的触发沿的时刻不受显示面板内部时钟信号的限制,能够灵活地生成时钟信号,实现了生成更为符合实际应用需求的时钟信号,自由控制输出缓冲电路输出电压信号,驱动对应的像素单元的目的。
76.以上已经描述了本公开的各实施例,上述说明是示例性的,并非穷尽性的,并且也不限于所披露的各实施例。在不偏离所说明的各实施例的范围和精神的情况下,对于本技术领域的普通技术人员来说许多修改和变更都是显而易见的。本文中所用术语的选择,旨在最好地解释各实施例的原理、实际应用或对市场中的技术的技术改进,或者使本技术领域的其它普通技术人员能理解本文披露的各实施例。